一种EEPROM控制器的信号生成电路及控制方法

    公开(公告)号:CN106055496B

    公开(公告)日:2018-08-17

    申请号:CN201610341887.X

    申请日:2016-05-20

    Abstract: 本发明公开了一种EEPROM控制器的信号生成电路及控制方法,其中,该信号生成电路包括:锁存器、与门电路、计数器和比较器;锁存器的输入端用于输入控制信号,锁存器的使能端与系统时钟相连;锁存器的输出端与与门电路的第一输入端相连,与门电路的第二输入端与系统时钟相连;与门电路的输出端输出时钟采样信号;比较器的第一输入端用于输入第一计数值,第二输入端与计数器相连;比较器的输出端输出slave总线输出响应信号;计数器用于周期性从零计至第一计数值。该信号生成电路采用同步设计实现,直接通过系统时钟sys_clk门控电路得到时钟采样信号,节省了分频逻辑电路,同时可缩短读写所需要开销周期,提升EEPROM数据读写速度。

    扫描加密二维码的授时方法及装置

    公开(公告)号:CN107479359A

    公开(公告)日:2017-12-15

    申请号:CN201710723402.8

    申请日:2017-08-22

    CPC classification number: G04G5/00 G06K17/00

    Abstract: 本发明公开了一种扫描加密二维码的授时方法及装置,授时装置在出厂前预设第一ID及第一Key,并将第一ID及第一Key保存至信息采集主站的数据库中,从而在数据库中生成了第二ID及第二Key,且第一ID与第二ID相同,第一Key与第二Key相同,授时装置包含:扫描读头、MCU以及USB模块。扫描读头用以扫描加密二维码,并采用对称算法进行解密;MCU与扫描读头通信连接,且用以对解密出来的第二ID及第二Key与授时装置的第一ID及第一Key进行比较;USB模块与MCU通信连接,且用以使授时装置与外部设备进行通信;其中,加密二维码的内容是由第二ID、第二Key及时间标识组成。借此,本发明的扫描加密二维码的授时装置,不需要内置时钟芯片和电池即可给ID生成装置设置时间。

    可信启动方法、装置、计算机设备、芯片及存储介质

    公开(公告)号:CN118317307A

    公开(公告)日:2024-07-09

    申请号:CN202410410313.8

    申请日:2024-04-07

    Abstract: 本发明公开了一种可信启动方法、装置、计算机设备、芯片及存储介质,所述方法应用于安全模块,包括:接收通信终端的通信单元发送的模组硬件信息;基于所述模组硬件信息向安全管理平台发送安全启动认证指令;若所述模组硬件信息通过数据认证,激活可信计算功能,以使所述可信计算功能由未激活的状态转换为激活的状态;向所述通信单元发送用于表明所述模组硬件信息通过数据认证的信息认证结果,以使所述通信单元进行可信启动。由此通过在通信单元启动时对通信终端和通信单元进行合法性认证,能够有效降低通信单元启动时的安全风险,从而提高通信终端自身的安全性。

    缓冲存储器、芯片、缓存访问控制方法、装置和设备

    公开(公告)号:CN118036098B

    公开(公告)日:2024-07-09

    申请号:CN202410433021.6

    申请日:2024-04-11

    Abstract: 本发明提供一种缓冲存储器、芯片、缓存访问控制方法、装置和设备,属于电子技术领域。缓冲存储器包括:第一开关元件及分别与第一开关元件电连接的第一存储阵列和第二存储阵列;第一存储阵列在第一开关元件传输的访问请求携带的访问安全标签表征访问请求属于不可信域的情况下基于访问请求进行缓存访问;第二存储阵列在第一开关元件传输的访问请求携带的访问安全标签表征访问请求属于可信域的情况下基于访问请求进行缓存访问。本发明通过第一存储阵列和第二存储阵列,给可信域和不可信域提供两个单独的物理分离的访问通路,避免软件安全漏洞造成的泄漏。通过基于访问安全标签的硬件级防护策略,节省大量的软件开销,同时提高缓冲存储器的安全性。

Patent Agency Ranking