-
公开(公告)号:CN108415729A
公开(公告)日:2018-08-17
申请号:CN201711475120.7
申请日:2017-12-29
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC: G06F9/32
Abstract: 本发明涉及一种CPU指令异常的处理方法及装置,方法包括:当接收到的指令发生异常时,存储发生异常的指令的地址以及发生异常的指令的长度信息;进行异常处理程序;当异常处理程序完成后,根据发生异常的指令的地址以及发生异常的指令的长度信息,计算发生异常的指令的下一条指令的地址;根据所述下一条指令的地址,执行下一条指令。本发明提供的CPU指令异常的处理方法及装置,实现了当异常处理程序发生时,程序可以从异常指令的下一条指令继续执行。
-
公开(公告)号:CN106055496B
公开(公告)日:2018-08-17
申请号:CN201610341887.X
申请日:2016-05-20
Applicant: 北京智芯微电子科技有限公司 , 国家电网公司 , 国网信息通信产业集团有限公司
IPC: G06F13/16
Abstract: 本发明公开了一种EEPROM控制器的信号生成电路及控制方法,其中,该信号生成电路包括:锁存器、与门电路、计数器和比较器;锁存器的输入端用于输入控制信号,锁存器的使能端与系统时钟相连;锁存器的输出端与与门电路的第一输入端相连,与门电路的第二输入端与系统时钟相连;与门电路的输出端输出时钟采样信号;比较器的第一输入端用于输入第一计数值,第二输入端与计数器相连;比较器的输出端输出slave总线输出响应信号;计数器用于周期性从零计至第一计数值。该信号生成电路采用同步设计实现,直接通过系统时钟sys_clk门控电路得到时钟采样信号,节省了分频逻辑电路,同时可缩短读写所需要开销周期,提升EEPROM数据读写速度。
-
公开(公告)号:CN107861047A
公开(公告)日:2018-03-30
申请号:CN201711058364.5
申请日:2017-11-01
Applicant: 北京智芯微电子科技有限公司 , 国网新疆电力公司检修公司 , 国网信息通信产业集团有限公司 , 国家电网公司 , 国网辽宁省电力有限公司
IPC: G01R31/28
Abstract: 本发明公开了一种安全测试模式的检测系统及检测方法,检测系统用以防止芯片的测试电路被废止后再次进入安全测试模式,安全测试模式的检测系统包含:时序逻辑控制模块、检测电路模块以及触发模块。触发模块用于根据通断状态,产生高电平或低电平的触发信号。时序逻辑控制模块根据低电平的触发信号,输出高电平的测试模式信号,从而使得芯片能够进入安全测试模式;或,时序逻辑控制模块根据高电平的触发信号,输出低电平的测试模式信号,从而使得检测电路模块输出自毁信号使芯片进行自毁操作。借此,本发明的安全测试模式的检测系统,多重保证提高了对芯片敏感信息的保护效力,符合绝大部分工艺实现需求,可广泛应用于各类安全芯片。
-
公开(公告)号:CN107479359A
公开(公告)日:2017-12-15
申请号:CN201710723402.8
申请日:2017-08-22
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网公司
Abstract: 本发明公开了一种扫描加密二维码的授时方法及装置,授时装置在出厂前预设第一ID及第一Key,并将第一ID及第一Key保存至信息采集主站的数据库中,从而在数据库中生成了第二ID及第二Key,且第一ID与第二ID相同,第一Key与第二Key相同,授时装置包含:扫描读头、MCU以及USB模块。扫描读头用以扫描加密二维码,并采用对称算法进行解密;MCU与扫描读头通信连接,且用以对解密出来的第二ID及第二Key与授时装置的第一ID及第一Key进行比较;USB模块与MCU通信连接,且用以使授时装置与外部设备进行通信;其中,加密二维码的内容是由第二ID、第二Key及时间标识组成。借此,本发明的扫描加密二维码的授时装置,不需要内置时钟芯片和电池即可给ID生成装置设置时间。
-
公开(公告)号:CN106571924A
公开(公告)日:2017-04-19
申请号:CN201610922043.4
申请日:2016-10-21
Applicant: 北京智芯微电子科技有限公司 , 国家电网公司 , 国网信息通信产业集团有限公司 , 国网新疆电力公司检修公司 , 国网辽宁省电力有限公司
IPC: H04L9/32
CPC classification number: H04L9/3278
Abstract: 本发明公开了一种物理不可克隆函数电路,包括:n个级联的数据延迟电路、n个时钟延迟电路和仲裁器;数据延迟电路的控制端用于接收随机控制信号;数据延迟电路的第一输出端和第二输出端分别与下级数据延迟电路的第一输入端和第二输入端相连;n个数据延迟电路的数据端依次分别与n个时钟延迟电路的输入端相连;时钟延迟电路的输出端与仲裁器相连,时钟延迟电路的时终端接收时钟信号;仲裁器用于根据n个时钟延迟电路输出的信号确定输出数据。该电路可以同时引入数据延迟偏差和时钟延迟偏差,增加了数学建模的难度,从而增加PUF电路的安全性。
-
公开(公告)号:CN119718421A
公开(公告)日:2025-03-28
申请号:CN202411592713.1
申请日:2024-11-08
Applicant: 北京智芯微电子科技有限公司 , 国网山西省电力公司信息通信分公司
IPC: G06F9/30
Abstract: 本发明公开了一种基于RISC‑V向量扩展的字节序交换方法和交换装置、芯片,所述方法包括:确定RISC‑V向量扩展的源向量寄存器和目的向量寄存器,将待转换数据加载到源向量寄存器中;加载RISC‑V向量扩展的新增向量指令,新增向量指令用于实现字节序的交换操作;采用新增向量指令对源向量寄存器中待转换数据进行字节序的交换操作,并将交换操作后的数据存储至目的向量寄存器。本发明的字节序交换方法,能够减少指令执行的次数,提高转化的效率。
-
公开(公告)号:CN119292673A
公开(公告)日:2025-01-10
申请号:CN202411229524.8
申请日:2024-09-03
Applicant: 北京智芯微电子科技有限公司 , 国网宁夏电力有限公司营销服务中心(国网宁夏电力有限公司计量中心)
Abstract: 本发明公开了一种分支预测攻击的防范方法、装置、芯片和介质,所述方法包括:确定目标分支指令所属程序的程序类别;若程序类别为安全受信程序,则确定分支预测器的配置情况;根据分支预测器的配置情况确定存在第一预设分支预测器和第二预设分支预测器时,利用第二预设分支预测器对目标分支指令进行预测;根据分支预测器的配置情况确定存在第一预设分支预测器时,确定第一预设分支预测器预测目标分支指令的使能状态,并根据使能状态,对目标分支指令进行处理;其中,第一预设分支预测器用于对非安全受信程序的分支指令进行预测。采用该方法能够在硬件和软件上降低分支预测的风险,保证了分支预测的安全性,降低了敏感信息泄露的概率。
-
公开(公告)号:CN118317307A
公开(公告)日:2024-07-09
申请号:CN202410410313.8
申请日:2024-04-07
Applicant: 北京智芯微电子科技有限公司
Abstract: 本发明公开了一种可信启动方法、装置、计算机设备、芯片及存储介质,所述方法应用于安全模块,包括:接收通信终端的通信单元发送的模组硬件信息;基于所述模组硬件信息向安全管理平台发送安全启动认证指令;若所述模组硬件信息通过数据认证,激活可信计算功能,以使所述可信计算功能由未激活的状态转换为激活的状态;向所述通信单元发送用于表明所述模组硬件信息通过数据认证的信息认证结果,以使所述通信单元进行可信启动。由此通过在通信单元启动时对通信终端和通信单元进行合法性认证,能够有效降低通信单元启动时的安全风险,从而提高通信终端自身的安全性。
-
公开(公告)号:CN118036098B
公开(公告)日:2024-07-09
申请号:CN202410433021.6
申请日:2024-04-11
Applicant: 北京智芯微电子科技有限公司 , 清华大学
Abstract: 本发明提供一种缓冲存储器、芯片、缓存访问控制方法、装置和设备,属于电子技术领域。缓冲存储器包括:第一开关元件及分别与第一开关元件电连接的第一存储阵列和第二存储阵列;第一存储阵列在第一开关元件传输的访问请求携带的访问安全标签表征访问请求属于不可信域的情况下基于访问请求进行缓存访问;第二存储阵列在第一开关元件传输的访问请求携带的访问安全标签表征访问请求属于可信域的情况下基于访问请求进行缓存访问。本发明通过第一存储阵列和第二存储阵列,给可信域和不可信域提供两个单独的物理分离的访问通路,避免软件安全漏洞造成的泄漏。通过基于访问安全标签的硬件级防护策略,节省大量的软件开销,同时提高缓冲存储器的安全性。
-
公开(公告)号:CN117251393B
公开(公告)日:2024-04-12
申请号:CN202311539242.3
申请日:2023-11-17
Applicant: 北京智芯微电子科技有限公司 , 国网山西省电力公司信息通信分公司 , 国家电网有限公司
Abstract: 本申请公开一种处理器的中断响应方法、中断响应装置、芯片、计算机设备和非易失性计算机可读存储介质。处理器的中断响应方法包括根据当前中断的中断号获取当前中断的入口地址,并取出入口地址的第一条指令,执行第一条指令时流经多级流水;从响应当前中断到执行第一条指令时流经的目标级流水之前,保持全局中断使能开启,以响应目标中断,目标级流水为多级流水中的任一级,目标中断的中断优先级高于当前中断的中断优先级。根据当前中断的中断号获取入口地址,执行入口地址中的第一条指令,在响应当前中断到第一指令执行时对应的流水线最后一个阶段之前,通过将全局中断使能打开,将等待的高优先级中断进行响应,能够及时对高优先级中断进行响应。
-
-
-
-
-
-
-
-
-