电路时延测试方法
    91.
    发明授权

    公开(公告)号:CN1125989C

    公开(公告)日:2003-10-29

    申请号:CN00136116.3

    申请日:2000-12-25

    Inventor: 李华伟

    Abstract: 一种新的可变双观测点的时延测试方法,建立了可变双观测点的时延测试模型。被测电路的完全时延测试集是由通路集的一个最大线性无关组中每条通路的波形敏化测试图形构成的。对每一个测试,按照可变双观测点的时延测试模型工作的测试仪需要在电路的原始输出采样两次以确定被测通路的传输延时是否在预期的正常范围内,采样的时间对不同的测试是可变的。用该方法实现一种精确测量的时延测试自动生成系统。

    一种网络处理器上的差额权重排队调度部件

    公开(公告)号:CN2884709Y

    公开(公告)日:2007-03-28

    申请号:CN200520114689.7

    申请日:2005-11-30

    Abstract: 本实用新型公开了一种差额权重排队调度部件,包括:用于保存优先级计算结果的优先级缓冲寄存器、用于发送调度队列中的帧的队列发送控制装置、计算优先级的优先级计算装置、根据优先级和队列的首帧长度选择调度队列的队列选择仲裁装置,还包括用于优先权修正参数计算的优先级修正参数计算装置,和用于保存候选队列号的候选队列缓冲寄存器。本实用新型的优点在于:具有较好的公平性;可抑制网络的突发传输现象的发生;具有较低的工作复杂度。

Patent Agency Ranking