包含仿神经元件的阵列的控制装置、离散化步长的运算方法及程序

    公开(公告)号:CN111052152B

    公开(公告)日:2023-09-05

    申请号:CN201880055835.3

    申请日:2018-02-19

    Inventor: 寺崎幸夫

    Abstract: 一种阵列的控制装置,包含使与可变特性的值对应的权重与信号相乘的仿神经元件,其中,具备控制部,其使用离散化步长控制上述仿神经元件的上述特性,上述离散化步长基于使用了以比上述仿神经元件的上述特性的分解能高的精度求出的上述权重的真值的情况和使用了对上述仿神经元件的上述特性设定的上述离散化步长的情况以满足减小误差的规定的条件或增大精度的规定的条件的方式求出。

    闪烁存储系统
    2.
    发明公开

    公开(公告)号:CN1156280A

    公开(公告)日:1997-08-06

    申请号:CN96101114.9

    申请日:1996-01-30

    Abstract: 一个通过闪烁存储控制器(2)与主计算机(1)相连的闪烁存储器(20,21),所述控制器(2)具有一对数据总线(27,28)和一对缓冲存储器(22,23)。每条所述数据总线连至一个有关的闪烁存储器及一个与所述主计算机相连的有关的缓冲存储器。所述数据总线(22,23)被控制以便同时运行,从而使所述闪烁存储器以并行形式被同时访问。主计算机中的数据通过所述缓冲存储器和所述数据总线传送至所述闪烁存储器,反之亦然。

    储备池元件和运算电路
    3.
    发明公开

    公开(公告)号:CN114930348A

    公开(公告)日:2022-08-19

    申请号:CN202080092614.0

    申请日:2020-02-27

    Inventor: 寺崎幸夫

    Abstract: 本发明的储备池元件具有多个单元,构成所述多个单元的单元分别与至少一个以上的其他单元连接,所述多个单元分别包括:输入第1信号的输入端子和与所述输入端子连接的电阻体;连接于所述电阻体的与所述输入端子相反的一侧,处于所述电阻体与基准电位之间的电容器;与所述电容器连接的开关元件;和与所述开关元件连接的输出端子,所述多个单元中的至少一个的RC时间常数与其他单元不同。

    积和运算器、积和运算方法、逻辑运算装置和神经形态器件

    公开(公告)号:CN112771533A

    公开(公告)日:2021-05-07

    申请号:CN201880098174.2

    申请日:2018-11-08

    Inventor: 寺崎幸夫

    Abstract: 本发明的积和运算器包括:生成与多个数据各自对应的信号的第一电路;具有第一运算电路的第二电路,所述第一运算电路使用电阻值可变的多个可变电阻元件中的每一个可变电阻元件,对由所述第一电路生成的多个所述信号各自乘以权重,来运算这些多个乘法结果的总和;第三电路,其运算与所述多个所述数据各自对应的值的加法结果,或者运算对所述加法结果进行了调整后得到的结果;和具有差分电路的第四电路,所述差分电路输出由所述第二电路的所述第一运算电路运算得到的结果和由所述第三电路运算得到的结果的差。

    包含仿神经元件的阵列装置及神经网络系统

    公开(公告)号:CN109997155A

    公开(公告)日:2019-07-09

    申请号:CN201880003052.0

    申请日:2018-08-03

    Inventor: 寺崎幸夫

    Abstract: 一种阵列装置(1),其具备:第一阵列区域,包含使与可变特性的值相应的权重与信号相乘的仿神经元件,并输出第一信号,所述第一信号是对输入信号进行与仿神经元件相应的处理而得到的结果;保持部(27),能够保持从第一阵列区域输出的第一信号或在第一信号被输入规定的运算部的情况下所输出的第二信号,并使被保持的第一信号或第二信号输入第一阵列区域。

    神经形态器件以及神经形态器件的控制方法

    公开(公告)号:CN118804674A

    公开(公告)日:2024-10-18

    申请号:CN202410422273.9

    申请日:2024-04-09

    Inventor: 寺崎幸夫

    Abstract: 本发明的目的在于提供一种根据写入信号产生适当的电导变化的神经形态器件以及其控制方法。本实施方式的神经形态器件具有控制部。所述控制部能够与忆阻器连接,其中,所述忆阻器具有在施加了写入信号时概率性地发生电导变化的电特性,且所述控制部构成为对所述忆阻器施加所述写入信号。所述写入信号基于根据神经网络的权重的更新量求出的所述忆阻器的所述电导的变化量的必要值、和在将基准写入信号施加于所述忆阻器时所述忆阻器的所述电导发生变化的期待值来确定。

    信息处理装置、隐藏节点的设定方法和信息处理装置的制造方法

    公开(公告)号:CN115130648A

    公开(公告)日:2022-09-30

    申请号:CN202210287668.3

    申请日:2022-03-23

    Abstract: 本发明涉及信息处理装置、隐藏节点的设定方法和信息处理装置的制造方法。该信息处理装置包括储存层和读出层,储存层包括生成特征空间的多个节点,该特征空间包含输入至上述储存层的输入信号的信息,上述读出层进行对从上述储存层发送的信号分别施加结合权重的运算,从上述储存层向上述读出层发送的信号的数量比上述多个节点的数量少。

    神经网络装置、信号生成方法及程序

    公开(公告)号:CN111801693A

    公开(公告)日:2020-10-20

    申请号:CN201980016765.5

    申请日:2019-01-11

    Inventor: 寺崎幸夫

    Abstract: 神经网络装置具备:抽取部,其通过将输入信号的离散值基于预先确定的阈值变换为比输入信号的量化级数少的级数的离散值而生成抽取信号;调制部,其通过对抽取部生成的抽取信号的离散值进行脉冲宽度调制,生成通过脉冲宽度表示抽取信号的离散值的脉冲宽度调制信号;加权部,其包含神经形态元件,该神经形态元件通过将与可变的特性的值对应的权重相对于调制部生成的脉冲宽度调制信号进行乘法运算,输出脉冲宽度调制信号被加权了的加权信号。

    磁壁移动型磁记录元件及磁记录阵列

    公开(公告)号:CN110797059A

    公开(公告)日:2020-02-14

    申请号:CN201910593777.6

    申请日:2019-07-03

    Abstract: 本发明提供一种磁壁移动型磁记录元件,其具备:在第一方向上层叠的第一磁化固定部、在与所述第一方向交叉的第二方向上延伸且包含磁壁的磁记录层、夹持于所述第一磁化固定部和所述磁记录层之间的非磁性层、和与所述磁记录层电连接的第一通孔部,从所述第一方向俯视,所述第一通孔部的至少一部分位于在所述第二方向上从所述第一磁化固定部离开的位置,从所述第一方向俯视,所述磁记录层具有包含与所述第一磁化固定部重叠的位置的第一部分,在与所述第二方向正交的第三方向上,所述第一通孔部的宽度比所述磁记录层的第一部分的所述位置的宽度宽。

    神经网络装置、信号生成方法及程序

    公开(公告)号:CN117973450A

    公开(公告)日:2024-05-03

    申请号:CN202410126859.0

    申请日:2019-01-11

    Inventor: 寺崎幸夫

    Abstract: 神经网络装置具备:抽取部,其通过将输入信号的离散值基于预先确定的阈值变换为比输入信号的量化级数少的级数的离散值而生成抽取信号;调制部,其通过对抽取部生成的抽取信号的离散值进行脉冲宽度调制,生成通过脉冲宽度表示抽取信号的离散值的脉冲宽度调制信号;加权部,其包含神经形态元件,该神经形态元件通过将与可变的特性的值对应的权重相对于调制部生成的脉冲宽度调制信号进行乘法运算,输出脉冲宽度调制信号被加权了的加权信号。

Patent Agency Ranking