解码设备和方法以及程序

    公开(公告)号:CN1838542A

    公开(公告)日:2006-09-27

    申请号:CN200610079362.X

    申请日:2006-02-07

    Abstract: 本发明公开了一种解码设备和方法,能够抑制解码器错误出现的概率并能获得高解码性能。ABP解码设备对角化一个奇偶校验矩阵,更新LLR值,解码该LLR值,然后将通过解码获得的解码字添加到解码字列表中。ABP解码设备以预定次数重复该解码过程作为内部重复解码。此外,随着ABP解码设备连续地为LLR值的优先级排序改变初始值,它以预定次数重复该内部重复解码作为外部重复解码。然后,ABP解码设备从重复的内部重复解码所获得的解码字列表中选择一个最优的解码字。本发明应用于错误校正系统。

    解码方法、解码装置和程序

    公开(公告)号:CN1701515A

    公开(公告)日:2005-11-23

    申请号:CN200480000738.2

    申请日:2004-04-19

    Abstract: 本发明涉及一种能将操作频率抑制在足以实现的范围内、并在抑制电路大小的同时容易地执行存储器存取控制的解码方法、解码装置和程序。利用对LDPC(低密度奇偶校验)码的校验矩阵元素执行行置换和列置换中的一种或两种所获得的变换校验矩阵来解码LDPC码。在这种情况下,变换校验矩阵可以表示为多个构成矩阵的组合,例如,该构成矩阵是P×P单位矩阵、其中单位矩阵的一个或多个元素1变成0的准单位矩阵、其中单位矩阵或准单位矩阵被循环移位的移位矩阵、作为至少两个单位矩阵、准单位矩阵和移位矩阵的和的和矩阵、以及P×P的0矩阵。校验节点计算部件(302)同时执行p个校验节点计算。可变节点计算部件(304)同时执行p个可变节点计算。

    解码方法与解码装置
    4.
    发明授权

    公开(公告)号:CN100472971C

    公开(公告)日:2009-03-25

    申请号:CN200480000738.2

    申请日:2004-04-19

    Abstract: 本发明涉及一种能将操作频率抑制在足以实现的范围内、并在抑制电路大小的同时容易地执行存储器存取控制的解码方法、解码装置和程序。利用对LDPC(低密度奇偶校验)码的校验矩阵元素执行行置换和列置换中的一种或两种所获得的变换校验矩阵来解码LDPC码。在这种情况下,变换校验矩阵可以表示为多个构成矩阵的组合,例如,该构成矩阵是P×P单位矩阵、其中单位矩阵的一个或多个元素1变成0的准单位矩阵、其中单位矩阵或准单位矩阵被循环移位的移位矩阵、作为至少两个单位矩阵、准单位矩阵和移位矩阵的和的和矩阵、以及P×P的0矩阵。校验节点计算部件(302)同时执行p个校验节点计算。可变节点计算部件(304)同时执行p个可变节点计算。

    解码设备和方法
    5.
    发明授权

    公开(公告)号:CN100517980C

    公开(公告)日:2009-07-22

    申请号:CN200610079362.X

    申请日:2006-02-07

    Abstract: 本发明公开了一种解码设备和方法,能够抑制解码器错误出现的概率并能获得高解码性能。ABP解码设备对角化一个奇偶校验矩阵,更新LLR值,解码该LLR值,然后将通过解码获得的解码字添加到解码字列表中。ABP解码设备以预定次数重复该解码过程作为内部重复解码。此外,随着ABP解码设备连续地为LLR值的优先级排序改变初始值,它以预定次数重复该内部重复解码作为外部重复解码。然后,ABP解码设备从重复的内部重复解码所获得的解码字列表中选择一个最优的解码字。本发明应用于错误校正系统。

Patent Agency Ranking