-
公开(公告)号:CN109411528B
公开(公告)日:2020-12-22
申请号:CN201811258510.3
申请日:2018-10-26
Applicant: 珠海格力电器股份有限公司
IPC: H01L29/06 , H01L29/861
Abstract: 本发明公开了一种电阻等效二极管结构,包括Psub衬底,所述Psub衬底上设置有由SAB及正下方的N+区(或P+区)组成的电阻器件核心区,所述电阻器件核心区的左右各设置一由电阻器件基础层N+(或P+)和高浓度衬底P+ring(或N+ring)的反向偏置二极管核心区;此为电阻等效二极管结构。本发明提出的是一种电阻等效二极管的结构,电路设计时节省独立二极管器件,只需设计真实的电阻器件。而需要实现二极管的功能则在集成电路版图中通过改变传统电阻器件的结构,在电阻两极设计等效二极管,即一种电阻器件同时实现两种功能。此种电阻等效的二极管组合也能全方位的实现电荷泄放能力。
-
公开(公告)号:CN109525223B
公开(公告)日:2020-06-26
申请号:CN201811399709.8
申请日:2018-11-22
Applicant: 珠海格力电器股份有限公司
IPC: H03K3/012
Abstract: 本发明公开了一种获取晶体振荡器工作电流的系统、方法、芯片,包括时间检测模块,检测晶体振荡器的死区时间;控制电路与时间检测模块和晶体振荡器连接,根据时间检测模块检测到的死区时间向晶体振荡器提供输入电流,当晶体振荡器的死区时间大于或等于预设阈值时,重复调高晶体振荡器的输入电流并检测晶体振荡器的死区时间的步骤直至晶体振荡器的死区时间小于预设阈值以得到晶体振荡器的工作电流。本发明根据晶体振荡器的死区时间重复调节晶体振荡器的输入电流以得到晶体振荡器的工作电流,经过多次迭代选取合适的晶体振荡器工作电流,在保证晶体振荡器能够正常工作的情况下,有效降低的电路降低整体功耗,输出稳定的振荡频率,降低芯片功耗。
-
公开(公告)号:CN111106820A
公开(公告)日:2020-05-05
申请号:CN201811260995.X
申请日:2018-10-26
Applicant: 珠海格力电器股份有限公司
IPC: H03K17/96
Abstract: 本发明公开了一种触摸按键控制系统及其控制方法,包括寄生电容和控制电路,所述寄生电容第一端与所述控制电路连接,第二端接地,所述控制电路控制寄生电容的工作状态,所述控制电路包括时钟检测电路和逻辑控制模块,所述时钟检测电路与逻辑控制模块连接,通过寄生电容的容值变化检测时钟检测电路的频率,逻辑控制模块实时检测设定时间阈值内时钟检测电路的频率变化判断触摸按键是否满足触发条件。本发明通过利用触摸按键本身的寄生电容和内置电路组成只与触摸按键寄生电容值相关的时钟检测电路,在触摸按键触发容值变化的情况下,通过判断时钟的频率大小变化,来判断是否能够达到触发标准。
-
公开(公告)号:CN110888087A
公开(公告)日:2020-03-17
申请号:CN201810947706.7
申请日:2018-08-20
Applicant: 珠海零边界集成电路有限公司 , 珠海格力电器股份有限公司
Abstract: 本发明公开了一种版图互连线缺陷检查系统及其检查方法,所述版图为多层金属互连结构,所述相邻两层金属之间通过通孔堆叠连接,根据检查目标确定网络节点;根据网络节点确定各层金属间、各通孔堆叠间、金属层和通孔堆叠之间的连通节点;依次选取金属层进行运算得到理论金属层,比较选取的金属层与对应理论金属层得到该金属层缺陷瓶颈;依次选取通孔堆叠进行运算得到通孔堆叠的缺陷瓶颈。本发明通过版图图形的连通性,通过设定的阈值进行运算和筛选操作,获取金属层和通孔堆叠瓶颈缺陷的具体区域和形状,提高检查效率和准确性。
-
公开(公告)号:CN109525223A
公开(公告)日:2019-03-26
申请号:CN201811399709.8
申请日:2018-11-22
Applicant: 珠海格力电器股份有限公司
IPC: H03K3/012
Abstract: 本发明公开了一种获取晶体振荡器工作电流的系统、方法、芯片,包括时间检测模块,检测晶体振荡器的死区时间;控制电路与时间检测模块和晶体振荡器连接,根据时间检测模块检测到的死区时间向晶体振荡器提供输入电流,当晶体振荡器的死区时间大于或等于预设阈值时,重复调高晶体振荡器的输入电流并检测晶体振荡器的死区时间的步骤直至晶体振荡器的死区时间小于预设阈值以得到晶体振荡器的工作电流。本发明根据晶体振荡器的死区时间重复调节晶体振荡器的输入电流以得到晶体振荡器的工作电流,经过多次迭代选取合适的晶体振荡器工作电流,在保证晶体振荡器能够正常工作的情况下,有效降低的电路降低整体功耗,输出稳定的振荡频率,降低芯片功耗。
-
公开(公告)号:CN110970400B
公开(公告)日:2022-02-18
申请号:CN201811139543.6
申请日:2018-09-28
Applicant: 珠海格力电器股份有限公司
Abstract: 本发明公开了一种功率电感集成芯片及其封装制造方法,包括功率电感组件和电源芯片,电源芯片设置有引脚,电源芯片上设有连接槽,引脚设于连接槽中,功率电感组件包括封装体、线圈绕组和导电卡扣,封装体包覆线圈绕组,线圈绕组有两输出端,导电卡扣与输出端连接、且导电卡扣设于封装体外,功率电感组件和电源芯片连接时导电卡扣插入连接槽中,其端部与引脚连接,本发明设置导电卡扣与连接槽,通过导电卡扣将功率电感集成到电源芯片,利用封装芯片的设备制造电感值,减少制造的误差范围,提高功率电感的精度,减少电感因为振荡等原因导致焊接松脱的可能,提高电源系统的可靠性,减少整体电源的体积,有助于便携电子产品的微型化,客户使用方便。
-
公开(公告)号:CN110970400A
公开(公告)日:2020-04-07
申请号:CN201811139543.6
申请日:2018-09-28
Applicant: 珠海格力电器股份有限公司
Abstract: 本发明公开了一种功率电感集成芯片及其封装制造方法,包括功率电感组件和电源芯片,电源芯片设置有引脚,电源芯片上设有连接槽,引脚设于连接槽中,功率电感组件包括封装体、线圈绕组和导电卡扣,封装体包覆线圈绕组,线圈绕组有两输出端,导电卡扣与输出端连接、且导电卡扣设于封装体外,功率电感组件和电源芯片连接时导电卡扣插入连接槽中,其端部与引脚连接,本发明设置导电卡扣与连接槽,通过导电卡扣将功率电感集成到电源芯片,利用封装芯片的设备制造电感值,减少制造的误差范围,提高功率电感的精度,减少电感因为振荡等原因导致焊接松脱的可能,提高电源系统的可靠性,减少整体电源的体积,有助于便携电子产品的微型化,客户使用方便。
-
公开(公告)号:CN109411528A
公开(公告)日:2019-03-01
申请号:CN201811258510.3
申请日:2018-10-26
Applicant: 珠海格力电器股份有限公司
IPC: H01L29/06 , H01L29/861
Abstract: 本发明公开了一种电阻等效二极管结构,包括Psub衬底,所述Psub衬底上设置有由SAB及正下方的N+区(或P+区)组成的电阻器件核心区,所述电阻器件核心区的左右各设置一由电阻器件基础层N+(或P+)和高浓度衬底P+ring(或N+ring)的反向偏置二极管核心区;此为电阻等效二极管结构。本发明提出的是一种电阻等效二极管的结构,电路设计时节省独立二极管器件,只需设计真实的电阻器件。而需要实现二极管的功能则在集成电路版图中通过改变传统电阻器件的结构,在电阻两极设计等效二极管,即一种电阻器件同时实现两种功能。此种电阻等效的二极管组合也能全方位的实现电荷泄放能力。
-
公开(公告)号:CN111081701A
公开(公告)日:2020-04-28
申请号:CN201811220260.4
申请日:2018-10-19
Applicant: 珠海格力电器股份有限公司
IPC: H01L27/02
Abstract: 本申请涉及一种差分电路和模拟集成电路,将差分电路中的差分管和负载管的分管设置在dummy管之间,并设置为第一差分管的分管到dummy管的分管的有源区长度等于第二差分管的分管到dummy管的分管的有源区长度,第一负载管的分管到dummy管的分管的有源区长度等于第二负载管的分管到dummy管的分管的有源区长度,使得第一差分管和第二差分管的分管周围的环境一致,以及第一负载管与第二负载管的分管周围的环境一致,从而获得良好的工艺匹配,降低加工过程中LOD效应对核心器件的影响。此外,利用dummy管使阱边缘远离差分管和负载管,从而降低WPE效应。如此,可保证在深亚微米工艺条件下有效降低LOD效应和WPE效应对电路的影响,提高了深亚微米工艺条件下的电路性能。
-
公开(公告)号:CN111063312A
公开(公告)日:2020-04-24
申请号:CN201811201038.X
申请日:2018-10-16
Applicant: 珠海格力电器股份有限公司
IPC: G09G3/36
Abstract: 本申请提供了一种驱动电路及电子设备,涉及电子电路技术领域,驱动电路通过传输线与外部设备连接,其中驱动电路包括M个驱动通道,M为大于0的整数。每一个驱动通道包括:选通电路、滤波电路以及输入/输出IO接口。滤波电路的一端与选通电路连接,滤波电路的另一端与IO接口连接。滤波电路用于对从IO接口输入的电快速瞬变脉冲群EFT进行滤波。由于在驱动电路中设置滤波电路,故在驱动电路与外部设备之间的传输线受EFT干扰,EFT干扰沿着传输线输入驱动电路时,滤波电路能对EFT干扰进行滤波,防止EFT影响驱动电路的性能。其次,在驱动电路中加入滤波电路能使驱动电路通过EFT干扰测试,提高驱动电路的可靠性和稳定性。
-
-
-
-
-
-
-
-
-