最大似然译码装置和信息再现装置

    公开(公告)号:CN101395669B

    公开(公告)日:2011-05-04

    申请号:CN200780007240.2

    申请日:2007-10-15

    Inventor: 山本明

    Abstract: 本发明提供一种最大似然译码装置,在该装置中,当发生欠采样时,选择器(205~207)不选择来自分支度量计算部(202~204)的分支度量而选择“0”值,路径度量计算部208根据上述选择器(205~207)的“0”值来计算路径度量,并且计算路径选择信号。输入到上述分支度量计算部(202~204)的最大似然译码对象的输入信号(wsdt_d)考虑上述选择器(205~207)选择“0”值的欠采样发生情况而被调整为延迟了相当于其发生时的时钟数的信号。因此,在发生欠采样时也能够得到正确的译码结果并确保正常工作。

    再现信号处理装置和图像显示装置

    公开(公告)号:CN101346767A

    公开(公告)日:2009-01-14

    申请号:CN200780000922.0

    申请日:2007-06-19

    Abstract: 在使A/D转换器的采样时钟与信道时钟非同步来取得非同步数据的全数字定时恢复方式的再现信号处理装置中,A/D转换器(102)根据时钟生成器(103)的非同步时钟,将输入模拟信号转换成非同步数字数据。基线控制器(105)在伪同步数据生成器(1051)中,根据来自上述A/D转换器(102)的非同步数字数据、定时检测器(104)的定时误差信息、伪同步时钟,生成伪同步数据。偏差成分计算器(1053)对该伪同步数据计算偏差成分,从减法器(1050)减去。因此,可高精度地除去包含在非同步数字数据中的偏差成分。

    信号处理装置以及信号处理方法

    公开(公告)号:CN1910690A

    公开(公告)日:2007-02-07

    申请号:CN200580002879.2

    申请日:2005-01-06

    Abstract: 提供了一种能够同时执行抖动成分的降低、以及错误率的降低的信号处理装置以及信号处理方法。在使用PRML来处理信号的信号处理装置中,具有:用于将模拟信号转换为数字信号的A/D转换器(4);连接至A/D转换器(4),对信号的特定频带进行放大,并执行时钟提取系统的数据最优化的第1波形均衡器(14);连接至所述A/D转换器(4),对信号的特定频带进行放大,并且执行波形均衡,并对数据处理系统的数据执行最优化的第2波形均衡器(15);连接至第1波形均衡器(14)的、用于提取再现时钟的定时恢复逻辑电路(11);以及,连接至所述第2波形均衡器(15),用于对数据进行译码的译码器(16)。

    信息再生装置
    6.
    发明公开

    公开(公告)号:CN101461006A

    公开(公告)日:2009-06-17

    申请号:CN200780020524.5

    申请日:2007-01-26

    Inventor: 山本明

    Abstract: 本发明提供一种信息再生装置,具备采用非同步采样数据来进行最优解码的维特比解码器,在该信息再生装置中,来自记录介质(101)的记录数据,在A/D转换器(103)中,以由时钟生成器(104)所生成的非同步采样时钟来进行采样,变成非同步采样数据。时钟检测器(106)检测以记录介质(101)的记录数据的定时为基准的上述非同步采样时钟的相位θ。参考值生成器(108)根据0相位的基准相位参考值和上述非同步采样时钟的相位信号θ,来生成维特比解码器(107)的最优解码中所使用的参考值。基准参考值学习器(109)根据上述相位θ信号、被输入到维特比解码器(107)的非同步采样数据、由参考值生成器(108)所生成的参考值,来学习并修正0相位的基准参考值。因此,可以将维特比解码器中使用的参考值依次修正为适当的值。

    适应均衡装置和适应均衡方法

    公开(公告)号:CN100463069C

    公开(公告)日:2009-02-18

    申请号:CN200410077010.1

    申请日:2004-09-09

    Abstract: 本发明提供一种能够将系数控制循环的延迟抑制为很小而提高系数的收敛特性的适应均衡装置。它根据重放信号的质量,通过选择器选择最大似然解码比特序列、维托毕解码过程中的临时解码比特序列、对均衡器(4)的输出进行二值化得到的比特序列以及对均衡器(4)的输入进行二值化得到的比特序列中的任意一个。另外,在选择器中,为了与由上述选择器选择的比特序列(b)的定时符合,而选择延迟调整了的均衡器(4)的输出、均衡器(4)的输入。然后,系数适应控制器(8)根据上述比特序列(b)、上述延迟调整了的均衡器(4)的输出、上述延迟调整了的均衡器(4)的输入,更新在上述均衡器(4)中使用的抽头系数,使得最大似然解码时的误差极小化。

    电路仿真装置和电路仿真方法

    公开(公告)号:CN1428725A

    公开(公告)日:2003-07-09

    申请号:CN02158996.8

    申请日:2002-12-27

    Inventor: 山本明

    CPC classification number: G06F17/5036

    Abstract: 本发明提供进行包含模拟电路和数字电路的模拟、数字混合电路的动作仿真的电路仿真装置和电路仿真方法。模拟电路仿真器(101)根据模拟电路结构信息和表示输入到模拟电路的信号的信号信息来仿真模拟电路的动作,数字电路仿真器(102)根据数字电路结构信息和表示输入到数字电路的信号的信号信息来仿真数字电路的动作。控制部(103)控制基于仿真器(101、102)的仿真的执行定时,对于模拟电路仿真器(101),使其仿真各给定周期Δt的动作,而对于数字电路仿真器(102),使其按照从模拟电路输出,并输入到数字电路的时钟信号等的电平变化,来进行数字电路的动作的仿真。能使模拟、数字混合电路的仿真高速化。

Patent Agency Ranking