-
公开(公告)号:CN101686484A
公开(公告)日:2010-03-31
申请号:CN200910149380.4
申请日:2009-06-18
Applicant: 日立通讯技术株式会社
CPC classification number: H04B17/0085 , H04B17/327 , H04W24/06
Abstract: 本发明提供一种无线基站以及接收机故障诊断方法,在接收机内的部件中,即使在增益正常但互调失真特性劣化了的情况下,也能够检测出故障。试验信号发送部(205)将至少两个频率的试验信号经耦合器(203)输出到无线接收部(207)。数字信号处理部(208)输入含有在无线接收部(207)中产生的IM3分量的信号为输入,并测定基波分量和IM3分量的功率。数字信号处理部(208)根据测定的功率来计算无线接收部(207)的增益和成为互调失真特性的指标的IIP3。基站控制部(210)根据无线接收部(207)的增益和IIP3是否在容许范围内来诊断无线接收部(207)的正常和异常。
-
公开(公告)号:CN101166168A
公开(公告)日:2008-04-23
申请号:CN200710137302.3
申请日:2007-07-20
Applicant: 日立通讯技术株式会社
CPC classification number: H04B1/707 , H04B2201/70706 , H04L27/2624
Abstract: 本发明提供一种即使在后级进行内插也没有峰值因数再生的峰值因数降低装置。一种峰值因数降低装置,从输入复合信号检测出振幅成分的极大值,对生成峰值因数降低用的校正信号的校正信号生成部供给通过了带域限制用的基带滤波器与内插滤波器的复合信号,使用根据已内插的复合信号生成的校正信号,降低输入复合信号的峰值因数。
-
公开(公告)号:CN1747460A
公开(公告)日:2006-03-15
申请号:CN200410081749.X
申请日:2004-12-28
Applicant: 日立通讯技术株式会社
IPC: H04L25/49
CPC classification number: H04B1/0483 , H03F1/3282 , H03F1/3294 , H03F2200/331 , H04B1/62
Abstract: 本发明提供能够正确地抽取出叠加在数字预失真型无线发射机的发射机输出上的非线性失真的延迟同步环电路、数字预失真型发射机以及无线基站的结构,本发明的延迟同步环电路的特征是具备:输入第1输入IQ信号Ir、Qr的可变延迟元件105;输入可变延迟元件的输出信号If、Qf以及基于第2输入IQ信号Ii、Qi的信号Id、Qd的减法器103;输入可变延迟元件的输出信号If、Qf的延迟比较器106;输入延迟比较器的输出信号进行平滑并且输出到可变延迟元件的平滑滤波器107,进行用于由可变延迟元件控制通过经过模拟电路单元在输出IQ信号中产生的失真的延迟控制,第1以及第2输入IQ信号的某一个是输出IQ信号Io、Qo进行数模变换,经过模拟电路单元,进而进行模数变换生成的信号,作为可变延迟元件,能够特别地使用IIR数字滤波器。
-
公开(公告)号:CN100542055C
公开(公告)日:2009-09-16
申请号:CN200410081805.X
申请日:2004-12-30
Applicant: 日立通讯技术株式会社
CPC classification number: H04B1/0475 , H03F1/3247 , H03F1/3282 , H03F1/34 , H03F3/189 , H03F3/24 , H03F2200/451 , H04B1/0483 , H04B2001/0433 , H04L7/0054
Abstract: 本发明提供一种无线通信装置的定时调整方法。在无线通信装置中,调整诸如正交调制方式的I信号和Q信号、EER方式的r信号和θ信号那样通过具有不同的延迟量的路径而得以调制后被合成的两个信号路径的延迟差,由此改善发送信号的线形性。其具有:DA变换电路,合成电路,分配电路,AD变换电路,振荡电路,第一分离电路以及比较电路,其中,上述振荡电路,根据借助于比较电路的比较结果对其输出进行控制。
-
公开(公告)号:CN101262461A
公开(公告)日:2008-09-10
申请号:CN200810004821.7
申请日:2008-02-04
Applicant: 日立通讯技术株式会社
CPC classification number: H04L27/2614 , H04L27/2624
Abstract: 本发明提供一种具有峰值系数降低功能的OFDM调制装置。在OFDM调制装置的IFFT部和保护间隔插入部之间具备峰值系数降低部,上述峰值系数降低部根据副载波映射信息,将从上述IFFT部输出的复信号X1变换为峰值系数降低后的复信号X2。上述峰值系数降低部以与送波所使用的副载波频率相对应的复指数函数为基底,通过线性结合来生成峰值系数降低信号。峰值系数降低信号例如通过利用加权最小二乘法或快速傅立叶变换的卷积处理的重复,来导出。
-
公开(公告)号:CN1976235A
公开(公告)日:2007-06-06
申请号:CN200610160467.8
申请日:2006-11-28
Applicant: 日立通讯技术株式会社
CPC classification number: H03M1/0626 , H03M1/1215
Abstract: 在组合多个低速高分辨率AD转换器,实际上高速动作的时间交错AD转换器中,需要校正各转换器具有的DC偏置、转换增益误差、取样定时误差、频率特性的各种劣化原因。通过在线性滤波运算上加上常数项的非线性滤波运算来进行校正。通过另外并用高速低分辨率AD转换器,并通过将该输出信号作为教师信号的自适应信号处理来算出校正系数。这时,可以进行校正,而不受高速低分辨率AD转换器造成的量化噪声的影响。
-
公开(公告)号:CN1642025A
公开(公告)日:2005-07-20
申请号:CN200410081805.X
申请日:2004-12-30
Applicant: 日立通讯技术株式会社
CPC classification number: H04B1/0475 , H03F1/3247 , H03F1/3282 , H03F1/34 , H03F3/189 , H03F3/24 , H03F2200/451 , H04B1/0483 , H04B2001/0433 , H04L7/0054
Abstract: 本发明提供一种无线通信装置的定时调整方法。在无线通信装置中,调整诸如正交调制方式的I信号和Q信号、EER方式的r信号和θ信号那样通过具有不同的延迟量的路径而得以调制后被合成的两个信号路径的延迟差,由此改善发送信号的线形性。其具有:DA变换电路,合成电路,分配电路,AD变换电路,振荡电路,第一分离电路以及比较电路,其中,上述振荡电路,根据借助于比较电路的比较结果对其输出进行控制。
-
-
-
-
-
-