一种基于FPGA的神经网络编曲方法及装置

    公开(公告)号:CN114428761B

    公开(公告)日:2024-07-16

    申请号:CN202210052457.1

    申请日:2022-01-18

    Abstract: 本发明公开了一种基于FPGA的神经网络编曲方法及装置,该装置包括显示模块、控制按键模块、音频解码模块以及带神经网络硬件加速器软核的FPGA模块,其中FPGA模块用于实现对各模块的控制以及人工智能数据运算,其搭载有片上系统,片上系统包括基于指令集的架构的神经网络硬件加速器、数据调度模块和存储器,神经网络硬件加速器用于根据已搭建的神经网络模型进行运算,在运算过程中,数据调度模块将模型权重由存储器搬移至神经网络硬件加速器进行运算,得到运算结果后,将推理得到的音符对应的音频波形数据从存储器搬移至音频解码模块进行播放。本发明可解决现有的神经网络编曲方法在算力和可重构性方面的局限。

    一种基于FPGA的神经网络编曲方法及装置

    公开(公告)号:CN114428761A

    公开(公告)日:2022-05-03

    申请号:CN202210052457.1

    申请日:2022-01-18

    Abstract: 本发明公开了一种基于FPGA的神经网络编曲方法及装置,该装置包括显示模块、控制按键模块、音频解码模块以及带神经网络硬件加速器软核的FPGA模块,其中FPGA模块用于实现对各模块的控制以及人工智能数据运算,其搭载有片上系统,片上系统包括基于指令集的架构的神经网络硬件加速器、数据调度模块和存储器,神经网络硬件加速器用于根据已搭建的神经网络模型进行运算,在运算过程中,数据调度模块将模型权重由存储器搬移至神经网络硬件加速器进行运算,得到运算结果后,将推理得到的音符对应的音频波形数据从存储器搬移至音频解码模块进行播放。本发明可解决现有的神经网络编曲方法在算力和可重构性方面的局限。

    一种接入变压器型设备短路预检保护装置

    公开(公告)号:CN211508604U

    公开(公告)日:2020-09-15

    申请号:CN201922448504.0

    申请日:2019-12-30

    Abstract: 本实用新型涉及一种接入变压器型设备短路预检保护装置。装置包括主功率电路、逻辑判断电路、开关控制电路、报警电路、切断电路。本实用新型能够在每次开机前对带有变压器的设备进行检测,如果有故障情况,即刻发出报警并提供预保护,直到故障排除后再次进行检测,检测通过后才可启动设备,保障了设备安全运行与人员安全。并且在设备运行过程中发生短路的情况下及时切断电力供应,二次保障安全。(ESM)同样的发明创造已同日申请发明专利

Patent Agency Ranking