-
公开(公告)号:CN101681682A
公开(公告)日:2010-03-24
申请号:CN200880019043.7
申请日:2008-08-27
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/3677 , G09G2310/0286 , G09G2310/04 , G09G2330/021
Abstract: 一种移位寄存器,包括顺序激活的多个级(62)。每个级包括控制第一和第二输出电路的逻辑电路(44)。第一输出电路包括晶体管(56)形式的第一开关,当该级为活动时,所述第一开关连接级(62)的输出(GL)以接收脉宽控制(PWC)信号。当该级(62)为非激活时,晶体管(58)形式的第二开关连接该级输出(GL)以接收非激活信号电平。第二输出电路包括晶体管(60)形式的第三开关,当该级(62)为活动时,所述第三开关连接又一输出(OUT)以接收活动信号电平。当该级(62)为非激活时,晶体管(62)形式的第四开关连接又一输出(OUT)以接收非激活信号电平。每个级的又一输出(OUT)连接于至少一个相邻级的逻辑电路(44),例如前级的复位输入和/或后级的置位输入。
-
公开(公告)号:CN101978428A
公开(公告)日:2011-02-16
申请号:CN200980110572.2
申请日:2009-03-31
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/20 , G09G3/3674 , G09G2300/0408 , G09G2310/0267 , G09G2310/0283 , G09G2310/0286 , G09G2340/0492
Abstract: 一种移位寄存器包括级联连接的级,每个级包括数据锁存器(44)和输出级。该锁存器(44)具有单个数据输入(S),该数据输入在使用时从前级或后级接收数据信号。该输出级包括第一开关(56),当输出级被锁存器激活时该第一开关将时钟信号(CK2)传递至该级输出(GL)。该输出级还包括第二开关(58),当该输出级无效时,第二开关将较低供电电压(Vss)传递至该级输出(GL)。
-
公开(公告)号:CN101375326B
公开(公告)日:2011-11-30
申请号:CN200780003775.2
申请日:2007-01-29
Applicant: 夏普株式会社
CPC classification number: H03K17/063 , G09G3/3688 , G09G2310/027 , G09G2310/0286 , G09G2310/0289 , G11C19/184
Abstract: 一种驱动电路(10),包括:在第一电压源(VDD)和第二电压源(VSS)之间连接的逻辑块(3),以及具有多个采样电路的采样器(5)。每个采样电路用来在使用时对输入数据信号进行采样并将电压输出到相应输出(O)。该驱动电路进一步包括具有多个升压电路的升压器(11),每个升压电路与相应的一个采样电路相关联,并且在使用时生成升压信号并将该升压信号提供给相应的采样电路。每个升压电路在第一电压源(VDD)和第二电压源(VSS)之间连接。该逻辑块(3)可以是,但不限于是移位寄存器。
-
公开(公告)号:CN101375326A
公开(公告)日:2009-02-25
申请号:CN200780003775.2
申请日:2007-01-29
Applicant: 夏普株式会社
CPC classification number: H03K17/063 , G09G3/3688 , G09G2310/027 , G09G2310/0286 , G09G2310/0289 , G11C19/184
Abstract: 一种驱动电路(10),包括:在第一电压源(VDD)和第二电压源(VSS)之间连接的逻辑块(3),以及具有多个采样电路的采样器(5)。每个采样电路用来在使用时对输入数据信号进行采样并将电压输出到相应输出(O)。该驱动电路进一步包括具有多个升压电路的升压器(11),每个升压电路与相应的一个采样电路相关联,并且在使用时生成升压信号并将该升压信号提供给相应的采样电路。每个升压电路在第一电压源(VDD)和第二电压源(VSS)之间连接。该逻辑块(3)可以是,但不限于是移位寄存器。
-
-
-