-
公开(公告)号:CN101980446A
公开(公告)日:2011-02-23
申请号:CN201010558671.1
申请日:2010-11-25
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属于集成电路技术领域,具体为一种高性能低功耗流水线模数转换器。该模数转换器由整合型前端,第二级、第三级、第四级、第五级流水线,一级并行子模数转换器,以及时钟对齐和数字校正电路构成。整合型前端与第二级、第三级、第四级、第五级流水线及并行子模数转换器依次相连,每一级得到的数字输出经过时钟对齐以及数字校正电路,共产生12位量化输出。本发明能够在保证模数转换器高性能的同时,大幅降低现有高速、高分辨率模数转换器的功耗。
-
公开(公告)号:CN101980446B
公开(公告)日:2012-05-30
申请号:CN201010558671.1
申请日:2010-11-25
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属于集成电路技术领域,具体为一种高性能低功耗流水线模数转换器。该模数转换器由整合型前端,第二级、第三级、第四级、第五级流水线,一级并行子模数转换器,以及时钟对齐和数字校正电路构成。整合型前端与第二级、第三级、第四级、第五级流水线及并行子模数转换器依次相连,每一级得到的数字输出经过时钟对齐以及数字校正电路,共产生12位量化输出。本发明能够在保证模数转换器高性能的同时,大幅降低现有高速、高分辨率模数转换器的功耗。
-
公开(公告)号:CN101980447A
公开(公告)日:2011-02-23
申请号:CN201010562719.6
申请日:2010-11-29
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明提供一种采用级联折叠内插器级间开关“伪随机乱序”的高SFDR的折叠内插模数转换器结构。该折叠内插模数转换器包含具有折叠单元模拟预处理模块或者内插模拟预处理模块;级联折叠内插器级间开关“伪随机乱序”是用于模拟信号在预处理过程中伪随机选择折叠内插信号路径的一种逻辑序列,每级折叠内插电路中包括两组开关逻辑分别是正向乱序开关逻辑和对应的反向解乱序开关逻辑。此外,开关乱序逻辑分级内乱序逻辑和级间乱序组合逻辑。本发明提出的级联折叠内插电路级内及级间开关乱序逻辑,将处理相邻量化范围的折叠器和内插器间的输入等效失调平均化,将失配引入的谐波分量平均到噪底中,提高了整个模数转换器的无杂散动态范围(SFDR)。
-
公开(公告)号:CN102006072B
公开(公告)日:2012-06-13
申请号:CN201010557112.9
申请日:2010-11-24
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属于集成电路技术领域,具体为一种采用分组式T/H开关的低电压低功耗折叠内插模数转换器。该折叠内插模数转换器包含具有折叠单元模拟预处理模块或者内插模拟预处理模块;分组式T/H开关结构中,每个T/H开关所处理的后级预放大电路的数目至少两个。该模数转换器整体结构是由分组式T/H电路、参考电压电阻串、预放大电路阵列、N级级联的折叠电路、内插电路、比较器和编码电路构成。本发明的折叠模数转换器,可提高跟踪保持开关的高线性度设计,省略传统结构中T/H开关和预放大电路之间的隔离用电压驱动器,减小了模数转换器的功耗。
-
公开(公告)号:CN102055477B
公开(公告)日:2012-03-21
申请号:CN201010562963.2
申请日:2010-11-29
Applicant: 复旦大学
Abstract: 本发明属于集成电路制造技术领域,具体为一种幅度交织模拟数字混合信号处理电路。该电路至少包含与通道数成正比的的采样电容和前端开关阵列,折叠式多输入端运算放大器和基于高阻判断的模拟信号通路选择器。幅度交织技术通过无源器件的差值充放电原理,实现超越电源电压的信号储存,并且以数字的方式记录部分信号含有信息,从而达到简化运放设计指标,缓解先进工艺中低电源电压模拟电路的设计难题。
-
公开(公告)号:CN102832941B
公开(公告)日:2016-03-30
申请号:CN201210374121.3
申请日:2012-10-07
Applicant: 复旦大学
IPC: H03M1/38
Abstract: 发明属集成电路技术领域,具体为一种可预检测比较器输入范围的逐次逼近型模数转换器。该模数转换器由采样保持电路、内部数模转换器、比较器、逐次逼近逻辑、输入范围预检测器和数字延迟线构成。它在每个转换周期中预先检测比较器输入信号范围,即保持信号和基准电压之差的变化范围,由此决定下一个转换周期中,在内部数模转换器基准电压未完全建立时,比较器提前比较的时间。本发明使N个转换周期中的每个周期都可以有不同程度的提前比较。相比传统的逐次逼近型模数转换器,本发明减少了比较器的复位时间,提高了逐次逼近型模数转换器的整体转换速度。
-
公开(公告)号:CN102006070B
公开(公告)日:2012-06-13
申请号:CN201010600616.4
申请日:2010-12-22
Applicant: 复旦大学
IPC: H03M1/10
Abstract: 本发明属集成电路技术领域,具体为一种采用失调校准技术的时间域比较器。该时间域比较器包括电压电流转换电路、逻辑电路、失调校准电路和判断电路。比较器将比较的电压信号转换为时间域的脉冲宽度,以时间域上脉冲的宽窄作为信号大小的度量,具有结构简单、功耗低的优点,同时采用本发明提出的失调校正方法可以有效地抑制比较器的失调,使得比较器对温度的变化、工艺的偏差不敏感。该方法可广泛地应用于各类模数转换器中。
-
-
-
公开(公告)号:CN102055477A
公开(公告)日:2011-05-11
申请号:CN201010562963.2
申请日:2010-11-29
Applicant: 复旦大学
Abstract: 本发明属于集成电路制造技术领域,具体为一种幅度交织模拟数字混合信号处理电路。该电路至少包含与通道数成正比的采样电容和前端开关阵列,折叠式多输入端运算放大器和基于高阻判断的模拟信号通路选择器。幅度交织技术通过无源器件的差值充放电原理,实现超越电源电压的信号储存,并且以数字的方式记录部分信号含有信息,从而达到简化运放设计指标,缓解先进工艺中低电源电压模拟电路的设计难题。
-
-
-
-
-
-
-
-
-