-
公开(公告)号:CN105811920A
公开(公告)日:2016-07-27
申请号:CN201610133236.1
申请日:2016-03-09
Applicant: 哈尔滨工程大学
IPC: H03H17/02
CPC classification number: H03H17/0266
Abstract: 本发明公开了一种FRM窄过渡带滤波器组结构,包括下采样模块、FRM滤波模块、IDFT模块、求和模块以及混频模块;输入信号s(n)经过下采样模块降低采样速率,将采样后的数据通过FRM滤波模块进行滤波,将滤波后得到的M个信道信号经过IDFT模块进行IDFT计算,之后将上下支路IDFT模块输出的数据通过求和模块进行求和,对求和的之后的各个信道的数据通过混频模块得到M个信道的基带输出信号。本发明针对非最大抽取条件进行结构设计,相比最大抽取条件给出的结构,具有更广泛的通用性,并且将抽取模块置于最前面的信道化处理环节中,不再受限于系统采样率的限制,具有更加广泛的适用性。
-
公开(公告)号:CN105337587A
公开(公告)日:2016-02-17
申请号:CN201510762085.1
申请日:2015-11-10
Applicant: 哈尔滨工程大学
IPC: H03H17/02
Abstract: 本发明属于软件无线电应用领域,具体涉及到宽频带数字收发系统、语音信号处理系统以及多载波通信系统中的一种基于DFT的非最大抽取系统综合滤波器组构造方法。一种基于DFT的非最大抽取系统综合滤波器组构造方法,利用移频模块,将有待综合的M个子带基带复信号分别乘以复指数调制因子,得到带宽相等、中心频率等间隔排列的信号频谱分布方式;再将M个信道的调制数据经过傅立叶变换模块,对M个子信道进行离散傅立叶逆变换IDFT,得到变换后数据;对IDFT后的数据进行滤波,进行D倍插值,得到M个子信道插值后数据;最后经过延时模块、求和模块,综合出最终的目标信号。本发明可以得到更好的阻带衰减,减少运算量和硬件资源损耗。
-
公开(公告)号:CN105281707B
公开(公告)日:2018-12-25
申请号:CN201510570781.2
申请日:2015-09-09
Applicant: 哈尔滨工程大学
IPC: H03H17/02
Abstract: 本发明提供的是一种动态可重构滤波器组的低复杂度实现方法。该方法依照以下操作步骤进行:设计预划分子带带宽的、阶数为划分子带数目整数倍的有限长单位脉冲响应FIR低通原型滤波器;通过将设计生成的低通原型滤波器系数进行抽取构造各分支子带滤波器;将信号进行一系列的单位延迟、抽取、子带滤波、离散傅里叶运算等分析部分的处理分离得到子带数目的基带信号;根据经分析滤波器组后得到的低频子带信号确定需重构的子带数目,对低通原型滤波器系数进行动态抽取、变换,构造综合滤波器组的各子带滤波器;得到基带的重构信号。本发明的设计方法有效降低了动态可重构滤波器组的复杂度,且其动态实现显著提高了系统的灵活性。
-
公开(公告)号:CN105259536B
公开(公告)日:2018-05-18
申请号:CN201510593946.8
申请日:2015-09-17
Applicant: 哈尔滨工程大学
IPC: G01S7/288
Abstract: 本发明涉及的是雷达接收机及其信号处理领域,特别涉及一种基于L型天线阵列的相位干涉仪测向装置及解算方法。一种基于L型天线阵列的相位干涉仪测向装置,其组成包括L型五元天线阵1、微波前端2、中频采样单元3和基带处理单元4,其中中频采样单元3包括了5个通道的中频采样模块,基带处理单元4包括了FPGA和DSP两个主要处理器。本发明中的基于L型天线阵列的相位干涉仪测向解算方法是利用了CORDIC算法矢量模式下的流水线结构并在FPGA内部实现测向解算,该方法大大减少了传统的基于数据查找表模式的测向解算对于存储器单元的占用,优化了系统硬件资源使用,同时流水线结构也保证了该测向装置的测向解算实时性。
-
公开(公告)号:CN105281707A
公开(公告)日:2016-01-27
申请号:CN201510570781.2
申请日:2015-09-09
Applicant: 哈尔滨工程大学
IPC: H03H17/02
Abstract: 本发明提供的是一种动态可重构滤波器组的低复杂度实现方法。该方法依照以下操作步骤进行:设计预划分子带带宽的、阶数为划分子带数目整数倍的有限长单位脉冲响应FIR低通原型滤波器;通过将设计生成的低通原型滤波器系数进行抽取构造各分支子带滤波器;将信号进行一系列的单位延迟、抽取、子带滤波、离散傅里叶运算等分析部分的处理分离得到子带数目的基带信号;根据经分析滤波器组后得到的低频子带信号确定需重构的子带数目,对低通原型滤波器系数进行动态抽取、变换,构造综合滤波器组的各子带滤波器;得到基带的重构信号。本发明的设计方法有效降低了动态可重构滤波器组的复杂度,且其动态实现显著提高了系统的灵活性。
-
公开(公告)号:CN105137401A
公开(公告)日:2015-12-09
申请号:CN201510523102.6
申请日:2015-08-24
Applicant: 哈尔滨工程大学
IPC: G01S7/282
CPC classification number: G01S7/282
Abstract: 本发明属于通信、雷达等发射机信号产生系统领域,具体涉及的是采用载频信号与脉冲信号的调制,基于FPGA平台采用DDS+DAS+PLL混合合成技术的快速细步进捷变频雷达信号产生装置。快速细步进捷变频雷达信号产生装置,包括电源、晶振、FPGA平台、控制单元4、数模转换器以及EPROM。本发明采用的并行的方式进行频率合成,并采用DDS+DAS+PLL的混合方式,通过控制单元的模式选择,进行相对应的载频信号的选择和脉冲信号形式,并且在于DDS也给出了对应的优化方案,在此基础上提高了器件的工作速度,结合混合模式,形成的捷变频信号有高分辨率、转换速度快、步进细等优势。
-
公开(公告)号:CN105337587B
公开(公告)日:2018-07-24
申请号:CN201510762085.1
申请日:2015-11-10
Applicant: 哈尔滨工程大学
IPC: H03H17/02
Abstract: 本发明属于软件无线电应用领域,具体涉及到宽频带数字收发系统、语音信号处理系统以及多载波通信系统中的一种基于DFT的非最大抽取系统综合滤波器组构造方法。一种基于DFT的非最大抽取系统综合滤波器组构造方法,利用移频模块,将有待综合的M个子带基带复信号分别乘以复指数调制因子,得到带宽相等、中心频率等间隔排列的信号频谱分布方式;再将M个信道的调制数据经过傅立叶变换模块,对M个子信道进行离散傅立叶逆变换IDFT,得到变换后数据;对IDFT后的数据进行滤波,进行D倍插值,得到M个子信道插值后数据;最后经过延时模块、求和模块,综合出最终的目标信号。本发明可以得到更好的阻带衰减,减少运算量和硬件资源损耗。
-
公开(公告)号:CN105811920B
公开(公告)日:2019-01-29
申请号:CN201610133236.1
申请日:2016-03-09
Applicant: 哈尔滨工程大学
IPC: H03H17/02
Abstract: 本发明公开了一种FRM窄过渡带滤波器组结构,包括下采样模块、FRM滤波模块、IDFT模块、求和模块以及混频模块;输入信号s(n)经过下采样模块降低采样速率,将采样后的数据通过FRM滤波模块进行滤波,将滤波后得到的M个信道信号经过IDFT模块进行IDFT计算,之后将上下支路IDFT模块输出的数据通过求和模块进行求和,对求和的之后的各个信道的数据通过混频模块得到M个信道的基带输出信号。本发明针对非最大抽取条件进行结构设计,相比最大抽取条件给出的结构,具有更广泛的通用性,并且将抽取模块置于最前面的信道化处理环节中,不再受限于系统采样率的限制,具有更加广泛的适用性。
-
公开(公告)号:CN104678364B
公开(公告)日:2017-05-24
申请号:CN201510109648.7
申请日:2015-03-13
Applicant: 哈尔滨工程大学
Abstract: 本发明属于电子通信系统及数字信号处理领域,涉及的是基于FPGA的S波段被动雷达截获接收装置及其信号处理方法。截获接收机由信道化处理和测频分选跟踪组成,天线组接收S波段雷达信号,经过高频放大器HFA及分路器后,一路输出直接送给截获接收机中的测频分选跟踪,另一路信号送给第一混频组件,同时频综器输出给第一混频组件,两者混频后输出送给第二混频组件,第二混频组件输出中频信号送给截获接收机的信道化处理,测频分选跟踪输出控制码到频综器。本发明利用FPGA实现了被动雷达截获接收装置的多信道滤波,解决了高速采样数据与后续数字信号实时处理问题,且结构实现具有低复杂度的优势。
-
公开(公告)号:CN105259536A
公开(公告)日:2016-01-20
申请号:CN201510593946.8
申请日:2015-09-17
Applicant: 哈尔滨工程大学
IPC: G01S7/288
CPC classification number: G01S7/288 , G01S2007/2886
Abstract: 本发明涉及的是雷达接收机及其信号处理领域,特别涉及一种基于L型天线阵列的相位干涉仪测向装置及解算方法。一种基于L型天线阵列的相位干涉仪测向装置,其组成包括L型五元天线阵1、微波前端2、中频采样单元3和基带处理单元4,其中中频采样单元3包括了5个通道的中频采样模块,基带处理单元4包括了FPGA和DSP两个主要处理器。本发明中的基于L型天线阵列的相位干涉仪测向解算方法是利用了CORDIC算法矢量模式下的流水线结构并在FPGA内部实现测向解算,该方法大大减少了传统的基于数据查找表模式的测向解算对于存储器单元的占用,优化了系统硬件资源使用,同时流水线结构也保证了该测向装置的测向解算实时性。
-
-
-
-
-
-
-
-
-