-
公开(公告)号:CN104035365B
公开(公告)日:2017-01-25
申请号:CN201410241737.2
申请日:2014-05-30
Applicant: 南开大学
IPC: G05B19/042
Abstract: 一种基于现场可编程门阵列和数字信号处理器的原子力显微镜硬件控制系统。针对原子力显微镜扫描时,因硬件控制系统运行速度过慢导致的扫描速度过慢的问题。本发明首先提出了全新的原子力显微镜控制方案,并提出了以现场可编程门阵列(FPGA)和数字信号处理器(DSP)为核心的硬件控制系统架构,然后根据该方案设计了相关的硬件电路系统,包括模数和数模转换模块、FPGA核心控制模块和DSP核心控制模块。与现有控制系统相比,该发明更好地利用了数字逻辑器件各自的优点,并设计了相应的高速高精度转换电路,弥补了传统方案扫描速度过慢、外围电路精度不高的缺点。实验结果表明,该发明可以更快速且更高精度地完成扫描。
-
公开(公告)号:CN104035365A
公开(公告)日:2014-09-10
申请号:CN201410241737.2
申请日:2014-05-30
Applicant: 南开大学
IPC: G05B19/042
Abstract: 一种基于现场可编程门阵列和数字信号处理器的原子力显微镜硬件控制系统。针对原子力显微镜扫描时,因硬件控制系统运行速度过慢导致的扫描速度过慢的问题。本发明首先提出了全新的原子力显微镜控制方案,并提出了以现场可编程门阵列(FPGA)和数字信号处理器(DSP)为核心的硬件控制系统架构,然后根据该方案设计了相关的硬件电路系统,包括模数和数模转换模块、FPGA核心控制模块和DSP核心控制模块。与现有控制系统相比,该发明更好地利用了数字逻辑器件各自的优点,并设计了相应的高速高精度转换电路,弥补了传统方案扫描速度过慢、外围电路精度不高的缺点。实验结果表明,该发明可以更快速且更高精度地完成扫描。
-