一种分频电路
    1.
    发明公开
    一种分频电路 审中-实审

    公开(公告)号:CN119582813A

    公开(公告)日:2025-03-07

    申请号:CN202411708314.7

    申请日:2024-11-26

    Abstract: 本申请公开了一种分频电路,包括输入模块、第一延迟模块、第二延迟模块以及第三延迟模块;第一延迟模块用于响应于输入模块的第一电平状态,基于输入模块的正输出端的电平值输出第一信号;第二延迟模块用于响应于输入模块的第二电平状态,基于输入模块的负输出端的电平值输出第二信号;第三延迟模块用于基于输入模块的正输出端的输出信号生成第一倍频信号,并基于第一倍频信号输出第三信号;其中,第一倍频信号的频率与输入模块的正输出端的输出信号的频率的比值为预设整数。可以通过各个延迟模块对输入模块的不同输出信号的不同处理方式,使得分频电路的各个输出信号的占空比不同,从而解决了分频电路在高速高精度时钟应用中存在的失配问题。

    一种基于锁相环的模数转换实现方法

    公开(公告)号:CN119363115A

    公开(公告)日:2025-01-24

    申请号:CN202411499994.6

    申请日:2024-10-25

    Applicant: 北京大学

    Abstract: 本发明公开了一种基于锁相环的模数转换实现方法,属于CMOS集成电路技术领域。本发明利用在电路中增加的锁相环,通过合理调节输入输出关系,以及在压控振荡器和锁相环电路之间对信号进行校正,可以在较大输入范围内保证整体电路的线性度,具有更高的稳定性;同时借助锁相环中的分频器缓解后续计数器的压力,得到更数字化的电路。且采用本发明可以通过查看锁相环中压控振荡器的输入信号电压变化来准确判断输出信号频率达到稳定的时间。

    一种分频电路
    3.
    发明公开
    一种分频电路 审中-实审

    公开(公告)号:CN119448983A

    公开(公告)日:2025-02-14

    申请号:CN202411562394.X

    申请日:2024-11-04

    Abstract: 本申请公开了一种分频电路,包括信号输入端、第一延迟模块、第二延迟模块以及第三延迟模块;第一延迟模块响应第一电平状态,将第一延迟模块的正输出端的电平值置为第二延迟模块的负输出端的电平值,并基于该电平值输出第一信号;第二延迟模块响应第一电平状态,基于第一延迟模块的数据输入端的电平值与第一延迟模块的正输出端的电平值设置第二延迟模块的正输出端的电平值,并基于该电平值输出第二信号;第三延迟模块响应第二电平状态,基于第一延迟模块的负输出端的电平值确定第三延迟模块的正输出端的电平值,并基于该电平值输出第三信号。不同延迟模块可以延迟与自身存在连接关系的其他模块的信号输出,从而避免了分频电路出现信号交叠的问题。

    一种高精度占空比可调的二倍频电路及应用

    公开(公告)号:CN118449456A

    公开(公告)日:2024-08-06

    申请号:CN202410714065.6

    申请日:2024-06-04

    Applicant: 北京大学

    Abstract: 本发明公开一种高精度占空比可调的二倍频电路及应用,属于CMOS集成电路技术领域。本发明二倍频电路进行二倍频和占空比调整,输入一高频方波信号IN,二倍频电路可以输出5种占空比分别为:10%、20%、30%、40%、50%的二倍频信号;进一步地将高精度占空比可调的二倍频器进行串联,可以得到四倍频、八倍频等二的幂次倍频的不同占空比输出。本发明未使用D触发器,因此具有更小的面积和功耗。

Patent Agency Ranking