用户系统及其操作方法
    1.
    发明公开

    公开(公告)号:CN115599192A

    公开(公告)日:2023-01-13

    申请号:CN202210751751.1

    申请日:2022-06-28

    Abstract: 公开了一种用户系统及其操作方法。所述用户系统包括共享共享电压的第一设备和第二设备以及产生所述共享电压的电源管理集成电路(PMIC)。所述用户系统的操作方法包括:执行所述第一设备的第一操作;基于操作配置文件确定是否要在所述第一设备执行所述第一操作的同时执行所述第二设备的第二操作;以及当确定了要在所述第一设备执行所述第一操作的同时执行所述第二设备的所述第二操作时,在所述第二设备执行所述第二操作之前将所述PMIC的电源模式从第一电源模式改变为第二电源模式。所述PMIC基于所述第一电源模式或所述第二电源模式产生所述共享电压。

    存储器、具有其的存储系统及其操作方法

    公开(公告)号:CN112631822A

    公开(公告)日:2021-04-09

    申请号:CN202011075233.X

    申请日:2020-10-09

    Abstract: 可以提供一种存储系统,其包括:第一中央处理单元、通过第一通道连接到第一中央处理单元的第一存储模块、通过第二通道连接到第一中央处理单元的第二存储模块,以及通过第三通道连接到第一中央处理单元的第三存储模块。第一存储模块、第二存储模块和第三存储模块中的每一个可以被配置为在镜像模式中响应于地址将相同的数据写入其数据区域和其镜像数据区域中。

    存储设备的操作方法、主机的操作方法以及存储系统

    公开(公告)号:CN115881196A

    公开(公告)日:2023-03-31

    申请号:CN202211177368.6

    申请日:2022-09-26

    Abstract: 提供了一种存储设备的操作方法、主机的操作方法以及存储系统。该存储设备的操作方法包括:通过第一电压信号引脚接收第一源电压;基于第一源电压不同于存储设备的目标电压,将第一源电压控制到目标电压;从主机接收指示与存储设备的操作电压相关联的信息请求的命令;通过使用存储设备向主机发送对应于信息请求的响应;通过第一电压信号引脚接收具有不同于第一源电压的电压电平的第二源电压;以及向非易失性存储器提供第二源电压。

    信号接收装置
    5.
    发明公开
    信号接收装置 审中-实审

    公开(公告)号:CN115483938A

    公开(公告)日:2022-12-16

    申请号:CN202210555931.2

    申请日:2022-05-20

    Abstract: 一种信号接收装置包括:采样装置,所述采样装置被配置为对输入信号进行采样以输出多个采样值;以及输出电路,所述输出电路被配置为基于所述采样值输出数据。所述输出电路响应于第一控制信号通过基于所述采样值中的第一采样值至第三采样值执行多数表决来输出所述数据,并且响应于第二控制信号基于所述采样值中的所述第一采样值及第四采样值和第五采样值输出所述数据及第一错误计数信号和第二错误计数信号。所述第一错误计数信号是通过将在参考条件下采样的所述第一采样值与在第一偏移条件下采样的所述第四采样值进行比较来生成的,并且所述第二错误计数信号是通过将所述第一采样值与在第二偏移条件下采样的所述第五采样值进行比较来生成的。

    UFS设备、操作UFS设备的方法以及包括UFS设备的系统

    公开(公告)号:CN114490481A

    公开(公告)日:2022-05-13

    申请号:CN202111209883.3

    申请日:2021-10-18

    Abstract: 一种通用闪速存储(UFS)设备包括UFS数据通道,所述UFS数据通道包括用于向UFS主机输出数据的第一方向的第一UFS通道、用于从UFS主机接收数据的第二方向的第二UFS通道以及能够根据操作模式来切换第一方向和第二方向的双向UFS通道。UFS设备控制器基于指示操作模式的控制信号来切换双向UFS通道的数据传输方向。

    电子设备及其操作方法、固态硬盘控制器、存储器件

    公开(公告)号:CN114115710A

    公开(公告)日:2022-03-01

    申请号:CN202110744225.8

    申请日:2021-07-01

    Abstract: 提供了一种电子设备及其操作方法、固态硬盘控制器、存储器件。所述电子设备包括:高速缓冲存储器、存储器控制器和存储器件,高速缓冲存储器包括存储器空间,其存储包括多个扇区数据和多个脏位的第一高速缓存组,多个脏位中的每个脏位表示多个扇区数据中的相应扇区数据是否被修改了;存储器控制器连接到多条数据线和数据屏蔽线,以从高速缓冲存储器接收多个扇区数据和多个脏位,基于多个脏位中的每个脏位的逻辑电平来设置数据屏蔽信号的逻辑电平,并且通过多条数据线输出多个扇区数据,以及通过数据屏蔽线输出数据屏蔽信号;存储器件连接到多条数据线和数据屏蔽线,以通过多条数据线接收多个扇区数据,并且通过数据屏蔽线接收数据屏蔽信号。

Patent Agency Ranking