-
公开(公告)号:CN105515596A
公开(公告)日:2016-04-20
申请号:CN201510652635.4
申请日:2015-10-10
Applicant: 三星电子株式会社
Inventor: 金彦局
IPC: H04B1/16
Abstract: 提供一种接收器电路及其信号接收方法。提供一种接收输入信号的接收器电路。第一限制电路将第一参考电压或高于第一参考电压的输入信号提供给第一节点。第二限制电路将第二参考电压或低于第二参考电压的输入信号提供给第二节点。第一PMOS晶体管基于第一节点的电压上拉输出节点,第一NMOS晶体管基于第二节点的电压下拉输出节点。第二PMOS晶体管连接在输出节点和第一PMOS晶体管之间,第二NMOS晶体管连接在输出节点和第一NMOS晶体管之间。至少一个补偿电阻器连接在电源电压和第一PMOS晶体管之间,或者连接在第一NMOS晶体管和地之间。
-
公开(公告)号:CN117914303A
公开(公告)日:2024-04-19
申请号:CN202311341177.3
申请日:2023-10-13
Applicant: 三星电子株式会社
IPC: H03K19/0175 , H03K19/0185 , H03K19/003
Abstract: 一种半导体器件,包括:电压钳位电路,包括在接收到具有第一电平的电压时操作的多个第一元件,并且被配置为通过调节以第二电平摆动的外部输入信号的电压来输出以第一电平摆动的钳位信号,其中第二电平大于第一电平的两倍;第一缓冲电路,被配置为缓冲钳位信号;电平下移位器电路,被配置为降低钳位信号的电压,并输出在预定参考电压和高于参考电压的第一电源电压之间以第一电平摆动的内部输入信号;以及第二缓冲电路,被配置为缓冲内部输入信号,并将内部输入信号发送给核心电路。
-
公开(公告)号:CN117913760A
公开(公告)日:2024-04-19
申请号:CN202311339542.7
申请日:2023-10-17
Applicant: 三星电子株式会社
IPC: H02H9/04
Abstract: 静电放电钳位电路包括:连接在第一和第二节点之间的电阻器;连接在第二和第三节点之间的第一电容器;连接在第四和第三节点之间的第二电容器;连接在第五和第三节点之间的第三电容器;基于第二节点的电压提供电源电压或第四节点的电压的第一反相器;基于第四节点的电压提供第一反相器输出电压或第五节点的电压的第二反相器;配置为基于第五节点的电压提供第二反相器输出电压或地电压的第三反相器;和串联在向其提供电源电压的第一节点和向其提供地电压的第三节点之间的第一至第三钳位晶体管。第一钳位晶体管配置为基于第一反相器输出电压操作,第二钳位晶体管配置为基于第二反相器输出电压操作,第三钳位晶体管配置为基于第三反相器输出电压操作。
-
公开(公告)号:CN105515596B
公开(公告)日:2019-09-13
申请号:CN201510652635.4
申请日:2015-10-10
Applicant: 三星电子株式会社
Inventor: 金彦局
IPC: H04B1/16
Abstract: 提供一种接收器电路及其信号接收方法。提供一种接收输入信号的接收器电路。第一限制电路将第一参考电压或高于第一参考电压的输入信号提供给第一节点。第二限制电路将第二参考电压或低于第二参考电压的输入信号提供给第二节点。第一PMOS晶体管基于第一节点的电压上拉输出节点,第一NMOS晶体管基于第二节点的电压下拉输出节点。第二PMOS晶体管连接在输出节点和第一PMOS晶体管之间,第二NMOS晶体管连接在输出节点和第一NMOS晶体管之间。至少一个补偿电阻器连接在电源电压和第一PMOS晶体管之间,或者连接在第一NMOS晶体管和地之间。
-
公开(公告)号:CN115833823A
公开(公告)日:2023-03-21
申请号:CN202210985750.3
申请日:2022-08-17
Applicant: 三星电子株式会社
Inventor: 金彦局
IPC: H03K19/0185
Abstract: 输出驱动电路和驱动输出电压的方法被提供。一种输出驱动电路包括:多个偏置电压生成电路,被配置为生成多个偏置电压;开关控制电路;以及输出电压生成电路。开关控制电路被配置为:基于输出电压将所述多个偏置电压生成电路中的一个偏置电压生成电路选择性地连接到输出电压生成电路。输出电压生成电路被配置为:将由于输出电压的转变生成的寄生电流发送到通过开关控制电路选择性地连接到输出电压生成电路的所述一个偏置电压生成电路,和从通过开关控制电路选择性地连接到输出电压生成电路的所述一个偏置电压生成电路接收由于输出电压的转变生成的寄生电流。
-
公开(公告)号:CN117917856A
公开(公告)日:2024-04-23
申请号:CN202311233354.6
申请日:2023-09-21
Applicant: 三星电子株式会社
IPC: H03K19/0185
Abstract: 一种电平移位器包括:输入电路,接收在参考电压和具有比参考电压的电平高的电平的第一电源电压之间摆动的输入信号;输出电路,输出在具有比第一电源电压的电平高的电平的第二电源电压和具有比第二电源电压的电平高的电平的第三电源电压之间摆动的输出信号;以及容错电路,连接在输入电路和输出电路之间,并且被配置为将输入电路的输出电压限制到在参考电压和第二电源电压之间的范围。
-
公开(公告)号:CN103516350B
公开(公告)日:2018-05-29
申请号:CN201310263941.X
申请日:2013-06-27
Applicant: 三星电子株式会社
Inventor: 金彦局
IPC: H03K19/0185
CPC classification number: H03K17/08104 , H03K3/356165 , H03K17/102 , H03K19/018521
Abstract: 提供一种输出驱动器以及使用所述输出驱动器的数据输出驱动电路。所述输出驱动器包括:上拉驱动器和下拉驱动器,其中,上拉驱动器包括以三阶或更多阶的堆栈结构在高压和输出节点之间连接的至少三个上拉晶体管,下拉驱动器包括以三阶或更多阶的堆栈结构在接地节点和输出节点之间连接的至少三个下拉晶体管。
-
公开(公告)号:CN103516350A
公开(公告)日:2014-01-15
申请号:CN201310263941.X
申请日:2013-06-27
Applicant: 三星电子株式会社
Inventor: 金彦局
IPC: H03K19/0185
CPC classification number: H03K17/08104 , H03K3/356165 , H03K17/102 , H03K19/018521
Abstract: 提供一种输出驱动器以及使用所述输出驱动器的数据输出驱动电路。所述输出驱动器包括:上拉驱动器和下拉驱动器,其中,上拉驱动器包括以三阶或更多阶的堆栈结构在高压和输出节点之间连接的至少三个上拉晶体管,下拉驱动器包括以三阶或更多阶的堆栈结构在接地节点和输出节点之间连接的至少三个下拉晶体管。
-
-
-
-
-
-
-