半导体存储器装置和包括半导体存储器装置的存储器系统

    公开(公告)号:CN113409856A

    公开(公告)日:2021-09-17

    申请号:CN202110563645.6

    申请日:2018-09-14

    Inventor: 金荣勋 金始弘

    Abstract: 一种半导体存储器装置包括存储器磁芯,其执行数据的读取和写入;数据传递和训练块,其连接在第一焊盘与存储器磁芯之间;以及至少一个数据传递、时钟生成和训练块,其连接在至少一个第二焊盘与存储器磁芯之间。在第一训练操作中,所述数据传递和训练块通过所述第一焊盘输出通过所述第一焊盘接收的第一训练数据作为第二训练数据。在第二训练操作中,所述数据传递和训练块中的至少一个通过所述第一焊盘中的至少一个输出通过所述至少一个第二焊盘接收的第三训练数据作为第四训练数据。第二训练数据和第四训练数据与通过至少一个第二焊盘输出的读数据选通信号同步输出。

    包括平行布置的焊盘的半导体存储器

    公开(公告)号:CN110060970B

    公开(公告)日:2024-02-13

    申请号:CN201811502453.9

    申请日:2018-12-10

    Abstract: 一种半导体存储器包括:布置在第一方向上的多个第一焊盘;多个第二焊盘,平行于所述多个第一焊盘且在第一方向上布置;多个第三焊盘,布置在垂直于第一方向的第二方向上;以及多个第四焊盘,布置在第二方向上。半导体存储器还包括在第二方向上从所述多个第一焊盘延伸的第一互连线以及在与第二方向相反的方向上从所述多个第二焊盘延伸的第二互连线,第一互连线连接到所述多个第三焊盘,第二互连线连接到所述多个第四焊盘。

    执行命令总线训练的装置和方法

    公开(公告)号:CN113053431B

    公开(公告)日:2022-05-31

    申请号:CN202110349616.X

    申请日:2018-11-21

    Abstract: 公开了执行命令总线训练的装置和方法。执行命令总线训练(CBT)操作的动态随机存取存储器(DRAM)装置包括:时钟端子,接收时钟信号;数据时钟端子,接收数据时钟信号;第一数据端子,接收第一数据信号;多个命令/地址端子,在CBT操作期间接收CBT图案,CBT图案包括多个命令/地址信号;多个第二数据端子,在CBT操作期间与所述多个命令/地址信号一一对应;CBT控制逻辑,在数据时钟信号的上升沿和下降沿之一确定第一数据信号的逻辑电平,当确定第一数据信号的第一逻辑电平时进入CBT模式;在时钟信号的上升沿和下降沿之一确定CBT图案的逻辑电平,通过所述多个第二数据端子输出确定的CBT图案;当确第一数据信号的第二逻辑电平时退出CBT模式。

    控制片内终结器的方法和执行该方法的系统

    公开(公告)号:CN112951287A

    公开(公告)日:2021-06-11

    申请号:CN202110219921.7

    申请日:2018-05-28

    Abstract: 本发明提供了一种控制包括多个存储器区块的多区块系统中的片内终结器的方法。所述方法包括:当所述多区块存储器系统上电时,使所述多个存储器区块的片内终结器电路进入初始状态;在写操作期间,启用所述多个存储器区块中的写目标存储器区块和非目标存储器区块的片内终结器电路;以及在读操作期间,在启用所述多个存储器区块中的非目标存储器区块的片内终结器电路的同时,禁用所述多个存储器区块中的读目标存储器区块的片内终结器电路。

    用于支持命令总线训练模式的存储装置及操作其的方法

    公开(公告)号:CN109817252A

    公开(公告)日:2019-05-28

    申请号:CN201811390156.X

    申请日:2018-11-21

    Abstract: 公开了一种用于支持命令总线训练模式的存储装置及操作其的方法。提供了一种用于支持命令总线训练(CBT)模式的存储装置及操作所述存储装置的方法。存储装置被配置为:响应于第一数据信号的逻辑电平而进入CBT模式或从CBT模式退出,其中,第一数据信号不包括在用于在CBT模式下输出CBT图案的与命令/地址信号一一对应的第二数据信号中。存储装置还被配置为在CBT模式下进行以下操作:根据由与第二数据信号相关联的端子接收的第二参考电压设置代码来改变参考电压值,将命令/地址信号或一对数据时钟信号终结到与存储在模式寄存器中的片上终结(ODT)代码设置相应的电阻值,并且关闭数据信号的ODT。

    半导体存储器装置和包括半导体存储器装置的存储器系统

    公开(公告)号:CN113409856B

    公开(公告)日:2024-02-06

    申请号:CN202110563645.6

    申请日:2018-09-14

    Inventor: 金荣勋 金始弘

    Abstract: 一种半导体存储器装置包括存储器磁芯,其执行数据的读取和写入;数据传递和训练块,其连接在第一焊盘与存储器磁芯之间;以及至少一个数据传递、时钟生成和训练块,其连接在至少一个第二焊盘与存储器磁芯之间。在第一训练操作中,所述数据传递和训练块通过所述第一焊盘输出通过所述第一焊盘接收的第一训练数据作为第二训练数据。在第二训练操作中,所述数据传递和训练块中的至少一个通过所述第一焊盘中的至少一个输出通过所述至少一个第二焊盘接收的第三训练数据作为第四训练数据。第二训练数据和第四训练数据与通过至少一个第二焊盘输出的读数据选通信号同步输出。

    执行命令总线训练的装置和方法

    公开(公告)号:CN113053431A

    公开(公告)日:2021-06-29

    申请号:CN202110349616.X

    申请日:2018-11-21

    Abstract: 公开了执行命令总线训练的装置和方法。执行命令总线训练(CBT)操作的动态随机存取存储器(DRAM)装置包括:时钟端子,接收时钟信号;数据时钟端子,接收数据时钟信号;第一数据端子,接收第一数据信号;多个命令/地址端子,在CBT操作期间接收CBT图案,CBT图案包括多个命令/地址信号;多个第二数据端子,在CBT操作期间与所述多个命令/地址信号一一对应;CBT控制逻辑,在数据时钟信号的上升沿和下降沿之一确定第一数据信号的逻辑电平,当确定第一数据信号的第一逻辑电平时进入CBT模式;在时钟信号的上升沿和下降沿之一确定CBT图案的逻辑电平,通过所述多个第二数据端子输出确定的CBT图案;当确第一数据信号的第二逻辑电平时退出CBT模式。

    半导体存储器装置和包括半导体存储器装置的存储器系统

    公开(公告)号:CN109712661B

    公开(公告)日:2021-06-15

    申请号:CN201811073495.5

    申请日:2018-09-14

    Inventor: 金荣勋 金始弘

    Abstract: 一种半导体存储器装置包括存储器磁芯,其执行数据的读取和写入;数据传递和训练块,其连接在第一焊盘与存储器磁芯之间;以及至少一个数据传递、时钟生成和训练块,其连接在至少一个第二焊盘与存储器磁芯之间。在第一训练操作中,所述数据传递和训练块通过所述第一焊盘输出通过所述第一焊盘接收的第一训练数据作为第二训练数据。在第二训练操作中,所述数据传递和训练块中的至少一个通过所述第一焊盘中的至少一个输出通过所述至少一个第二焊盘接收的第三训练数据作为第四训练数据。第二训练数据和第四训练数据与通过至少一个第二焊盘输出的读数据选通信号同步输出。

    控制片内终结器的方法和执行该方法的系统

    公开(公告)号:CN108932960B

    公开(公告)日:2021-06-01

    申请号:CN201810522583.2

    申请日:2018-05-28

    Abstract: 本发明提供了一种控制包括多个存储器区块的多区块系统中的片内终结器的方法。所述方法包括:当所述多区块存储器系统上电时,使所述多个存储器区块的片内终结器电路进入初始状态;在写操作期间,启用所述多个存储器区块中的写目标存储器区块和非目标存储器区块的片内终结器电路;以及在读操作期间,在启用所述多个存储器区块中的非目标存储器区块的片内终结器电路的同时,禁用所述多个存储器区块中的读目标存储器区块的片内终结器电路。

Patent Agency Ranking