在逻辑地址与物理地址之间执行散列式转译的存储装置

    公开(公告)号:CN108345545A

    公开(公告)日:2018-07-31

    申请号:CN201810024273.8

    申请日:2018-01-10

    Abstract: 一种在逻辑地址与物理地址之间执行散列式转译的存储装置包括存储器装置及控制器。所述控制器将从主机接收的逻辑地址转译成所述存储器装置的物理地址。所述控制器管理与逻辑地址和物理地址之间的对应关系相关联的第一对应信息。所述控制器管理包含最小完美散列(MPH)函数的信息的转译信息。所述最小完美散列函数是当由在所述第一对应信息中管理的逻辑地址指示的存储器区的大小达到参考大小时利用指示具有参考大小的存储器区的逻辑地址作为密钥值来产生。所述控制器管理与被用作所述密钥值的所述逻辑地址和所述转译信息的所述最小完美散列函数之间的对应关系相关联的第二对应信息。

    采样速率转换装置及采样速率转换方法

    公开(公告)号:CN1371179A

    公开(公告)日:2002-09-25

    申请号:CN01121917.3

    申请日:2001-06-21

    CPC classification number: H03H17/028 H03H17/0642 H04N7/0102 H04N7/0135

    Abstract: 采样速率转换装置及方法,通过提供一具有根据原型滤波器按照转换速率通过对数据进行内插得到的内插数据作为其系数的内插滤波器实现。采样速率转换装置包含:内插器,用于根据原型滤波器按照转换速率内插预定的数据,以便得到所需的滤波器系数;以及采样速率转换器,用于利用由内插器提供的滤波器系数对输入信号进行内插滤波。可提供适于各种转换速率的内插滤波器的系数不必使用大的单片存储器,获得对于输入信号优异的内插的版本。

    存储装置、操作存储装置的方法和非易失性存储器装置

    公开(公告)号:CN111104343B

    公开(公告)日:2023-06-30

    申请号:CN201910497126.7

    申请日:2019-06-04

    Abstract: 提供了一种存储装置、操作存储装置的方法和非易失性存储器装置。根据估计的有效页数量来执行垃圾收集。存储装置使用神经网络模型基于过去时间步骤和当前时间步骤中的每个处的有效页计数来估计未来时间处的有效页计数,并基于估计有效页计数从存储器块选择进行垃圾收集的牺牲块。具有最低估计有效页计数或估计有效页计数呈保持趋势的存储器块被选择作为牺牲块,或者估计有效页计数呈减小趋势的存储器块被排除在选择牺牲块之外。

    存储设备、存储系统及其操作方法

    公开(公告)号:CN112786095A

    公开(公告)日:2021-05-11

    申请号:CN202011228309.8

    申请日:2020-11-06

    Abstract: 一种存储设备包括:接口,从主机接收数据和对应的LBA,其中数据包括具有流ID的第一数据和缺少流ID的第二数据中的至少一个;非易失性存储器(NVM)设备,包括被配置为存储数据的至少一个非易失性存储器;以及LBA预测器,被配置为使用响应于与存储设备从主机接收的LBA值相关联的至少一个特征而操作的神经网络模型来提供用于第二数据的预测流ID,其中,使用所述流ID将第一数据存储在NVM设备中,并且使用预测流ID将第二数据存储在所述NVM设备中。

    配置为支持多流的存储设备的操作方法

    公开(公告)号:CN115083478A

    公开(公告)日:2022-09-20

    申请号:CN202210215803.3

    申请日:2022-03-07

    Inventor: 梁承俊 卢羌镐

    Abstract: 公开了一种支持多流的存储设备的操作方法,其包括:从外部主机接收输入/输出请求;通过基于多个机器学习模型对所述输入/输出请求执行机器学习来生成多个候选流标识符,所述多个机器学习模型基于不同机器学习算法;基于所述输入/输出请求的特性生成模型比率;将所述模型比率应用于所述多个候选流标识符,以针对所述输入/输出请求分配最终流标识符;以及基于所述最终流标识符,将与所述输入/输出请求对应的写入数据存储在所述存储设备的非易失性存储器件中。

    包括接口电路、存储器模块以及切换电路的服务器设备

    公开(公告)号:CN106487704B

    公开(公告)日:2021-07-27

    申请号:CN201610797865.4

    申请日:2016-08-31

    Abstract: 服务器设备包括:多个接口电路,被配置为与网络连接并且在网络分组与数据块之间执行格式转换,该网络分组是与网络通信的分组,该数据块遵从内部格式;多个存储器模块,彼此独立地进行操作;以及切换电路,连接在多个接口电路与多个存储器模块之间,该切换电路被配置为基于从多个接口电路所传送的第一数据块的属性来从多个存储器模块当中选择至少一个存储器模块,并且将第一数据块发送到所选择的存储器模块,其中,所选择的至少一个存储器模块被配置为对第一数据块进行解码并且基于解码结果执行与第一数据块相关联的读取操作或写入操作。

    存储器控制器及其操作方法

    公开(公告)号:CN110119361B

    公开(公告)日:2024-07-09

    申请号:CN201811207984.5

    申请日:2018-10-16

    Inventor: 梁承俊

    Abstract: 一种存储器控制器,包括:存储器,被配置为存储第一映射表和第二映射表;以及散列模块,被配置为从主机接收包括第一键的命令,并且通过使用第一映射表和第二映射表检索与第一键相对应的第一物理地址,其中,第一映射表被配置为存储关于与第一键的部分区域相对应的第一区域的第一区域信息,第一区域包括至少一个分段,并且第二映射表配置为存储多个分段,其中,每个分段包括多个散列条目,所述多个分段被群组化到多个区域中,所述多个散列条目中的每一个存储与键相对应的标签和与键相对应的物理地址。

    存储装置、其操作方法和闪存转换层结构

    公开(公告)号:CN118276766A

    公开(公告)日:2024-07-02

    申请号:CN202311011003.0

    申请日:2023-08-11

    Inventor: 梁承俊 姜南旭

    Abstract: 提供了存储装置、其操作方法和闪存转换层结构。所述存储装置包括:非易失性存储器,所述非易失性存储器包括多个块;以及存储控制器,所述存储控制器被配置为:将所述多个块划分成多个区;基于从主机接收到的逻辑地址的值,确定所述多个区中的与所述逻辑地址相对应的第一区;将所述逻辑地址映射到与所述第一区中的第一块相对应的物理地址;以及用所述多个区中的第二区的逻辑地址或块替换所述逻辑地址或所述第一块中的至少一者。所述第二区不同于所述第一区。

    电子系统、电子系统的操作方法及存储器件的操作方法

    公开(公告)号:CN116450031A

    公开(公告)日:2023-07-18

    申请号:CN202310075405.0

    申请日:2023-01-16

    Abstract: 提供实时操作系统的电子系统、该电子系统的操作方法和用于存储器件的操作方法。该操作方法包括:通过对与任务相对应的至少一个线程执行静态代码分析来获得调用图;通过执行调用图的运行时分析来获得线程的堆栈使用和针对每个节点的调用概率;通过考虑调用图、针对每个节点的调用概率和堆栈使用,针对第一存储器区分配堆栈大小的阈值;根据阈值与第一存储器区的堆栈使用之间的比较结果,将堆栈从第一存储器区扩展并存储到第二存储器区;以及当在第二存储器区中完成了执行时,将堆栈返回到第一存储器区,其中,该电子系统包括存储器件,该存储器件被配置为包括第一存储器区和第二存储器区。

Patent Agency Ranking