-
公开(公告)号:CN111126559A
公开(公告)日:2020-05-08
申请号:CN201910773855.0
申请日:2019-08-21
Applicant: 三星电子株式会社
Abstract: 一种用于执行神经网络操作的神经网络处理器及其卷积操作方法。所述神经网络处理器可包括:存储器,存储计算机可读指令及内核中间数据,所述内核中间数据包含基于内核数据中所包含的多个权重值而计算的多个内核中间值;以及至少一个处理器,用以执行所述计算机可读指令,以通过基于输入特征图而在所述多个内核中间值中选择至少一个内核中间值来执行卷积操作。
-
公开(公告)号:CN110889498A
公开(公告)日:2020-03-17
申请号:CN201910620693.7
申请日:2019-07-10
Applicant: 三星电子株式会社
IPC: G06N3/063
Abstract: 一种集成电路、神经网络处理器、神经网络装置以及数据处理方法。集成电路包含于用于执行神经网络运算的装置中,所述集成电路包括:缓冲器,被配置成以各自包含至少一个特征的胞元为单位来存储特征图数据,其中所述特征图数据是在所述神经网络运算中使用;以及多路复用电路,被配置成从所述缓冲器接收所述特征图数据,并通过提取包含于所接收的所述特征图数据中多个胞元内的特征中的一者的特征数据来输出所提取数据,所述特征各自对应于相同坐标值。
-
公开(公告)号:CN106972842A
公开(公告)日:2017-07-21
申请号:CN201610916386.X
申请日:2016-10-20
Applicant: 三星电子株式会社
IPC: H03K5/1252
CPC classification number: H03K5/135 , H03K5/05 , H03K19/20 , H03K2005/00078 , H03K2005/00234 , H03K5/1252
Abstract: 提供了具有偏斜校正功能的时钟生成电路和包括其的半导体集成电路装置。时钟选通电路包括:时钟选通电路,被配置为基于第一波形信号选通输入时钟信号以生成第一输出信号;触发器,被配置为接收所述输入时钟信号和所述第二波形信号,并生成第二输出信号,以及或电路,被配置为对所述第一输出信号和所述第二输出信号执行或操作,以生成周期是所述输入时钟信号周期的N倍的输出时钟信号。
-
公开(公告)号:CN106972842B
公开(公告)日:2022-02-11
申请号:CN201610916386.X
申请日:2016-10-20
Applicant: 三星电子株式会社
IPC: H03K5/1252
Abstract: 提供了具有偏斜校正功能的时钟生成电路和包括其的半导体集成电路装置。时钟选通电路包括:时钟选通电路,被配置为基于第一波形信号选通输入时钟信号以生成第一输出信号;触发器,被配置为接收所述输入时钟信号和所述第二波形信号,并生成第二输出信号,以及或电路,被配置为对所述第一输出信号和所述第二输出信号执行或操作,以生成周期是所述输入时钟信号周期的N倍的输出时钟信号。
-
公开(公告)号:CN106200760B
公开(公告)日:2020-07-24
申请号:CN201610362235.4
申请日:2016-05-26
Applicant: 三星电子株式会社
Abstract: 提供一种时钟管理电路、一种芯片上系统以及一种时钟管理的方法。时钟管理电路包括第一主时钟控制器,其中,第一主时钟控制器被配置为基于接收的第一时钟请求,将第一命令经由第一通道提供给第一从时钟控制器。时钟管理电路还包括第一从时钟控制器,其中,第一从时钟控制器被配置为基于第一命令来控制输出第一时钟信号。
-
公开(公告)号:CN105320240B
公开(公告)日:2019-10-11
申请号:CN201510446665.X
申请日:2015-07-27
Applicant: 三星电子株式会社
IPC: G06F1/26
Abstract: 一种用于控制包括在片上系统中的多个功能块的功率的电源管理系统包括:多个可编程纳控制器、指令存储器和信号映射存储器。指令存储器由纳控制器共享,并且存储多个由纳控制器使用的指令。信号映射存储器由纳控制器共享,并且存储送到功能块且由纳控制器控制的多个指令。将多个纳控制器中的第一纳控制器编程为中央序列发生器。将多个纳控制器中的第二至第n纳控制器编程为取决于第一纳控制器的第一子序列发生器。
-
公开(公告)号:CN106970864A
公开(公告)日:2017-07-21
申请号:CN201610474274.3
申请日:2016-06-24
Applicant: 三星电子株式会社
IPC: G06F11/267
CPC classification number: G06F13/4036 , G06F13/1605 , G06F2213/16 , G06F2213/36 , G06T1/20 , G06T2200/28 , G06F11/267
Abstract: 提供了一种片上系统、移动终端和用于操作片上系统的方法。用于对片上系统(SoC)的处理器执行死锁控制的SoC包括:处理器,包括多个中央处理器(CPU)核;第一总线,连接到处理器;图形处理单元(GPU),连接到第一总线;存储器控制器,连接到第一总线;第二总线,连接到处理器;隔离单元,包括被配置为根据隔离信号保持输入至处理器的信号值的逻辑电路;以及死锁控制器,连接到第一总线和第二总线,死锁控制器被配置为通过对隔离单元施加隔离信号将死锁状态下的处理器与第一总线隔离,并且经由第二总线提取死锁状态下的被隔离的处理器的状态信息。
-
公开(公告)号:CN108345351B
公开(公告)日:2024-12-31
申请号:CN201710608445.1
申请日:2017-07-24
Applicant: 三星电子株式会社
Abstract: 本发明提供一种片上系统、一种时钟门控组件、一种时钟多路复用器组件以及一种时钟分频组件。片上系统包含多个知识产权块和时钟管理单元,时钟管理单元被配置成对知识产权块中的至少一个执行时钟门控。知识产权块和时钟管理单元使用完全握手方法彼此连接。完整握手方法可以包含以下项中的至少一个:知识产权块将请求信号发送到时钟管理单元以开始提供时钟信号或停止提供时钟信号;以及响应于接收请求信号,时钟管理单元将确认信号发送到对应知识产权块。本发明的片上系统的消耗功率低,且本发明的驱动片上系统的方法可以防止片上系统消耗太多功率。
-
公开(公告)号:CN109582911A
公开(公告)日:2019-04-05
申请号:CN201810827535.4
申请日:2018-07-25
Applicant: 三星电子株式会社
Inventor: 宋陈煜
CPC classification number: G06N3/063 , G06F7/5443 , G06F17/15 , G06N3/0454 , G06F7/544
Abstract: 一种用于实行卷积的计算装置包括:第一除法器电路,连接到第一数据通道且被配置成接收具有第一索引的第一数据通道值、从第二数据通道接收与第二数据通道值对应的第二索引、并基于所述第一索引是否等于所述第二索引来选择性地输出第一加法值或所述第一数据通道值;以及第一加法器电路,连接到所述第二数据通道及所述第一除法器电路且被配置成从所述第一除法器电路接收所述第一加法值、接收所述第二数据通道值、并将所述第一加法值加到所述第二数据通道值以产生加法结果。也提供实行卷积的计算方法。
-
公开(公告)号:CN108334184A
公开(公告)日:2018-07-27
申请号:CN201710972454.9
申请日:2017-10-18
Applicant: 三星电子株式会社
CPC classification number: G06F1/3225 , G06F1/3275 , G06F1/3287 , G06F1/3296 , G06F15/7821 , G11C5/14 , G06F3/0625 , G06F3/0658 , G06F3/0683
Abstract: 一种通过握手来控制存储器电力的系统芯片(SoC)及其操作方法。所述系统芯片包括存储器控制器及电力管理器。所述存储器控制器被配置成控制存储器。所述电力管理器被配置成管理存储器的供电电力电平。所述存储器控制器被配置成向所述电力管理器输出存储器存取水平,所述存储器存取水平表示对所述存储器进行存取的频率。所述电力管理器被配置成根据所述存储器存取水平来调整所述存储器的所述供电电力电平。通过优化存储器的功耗,可降低由存储器消耗的电力。
-
-
-
-
-
-
-
-
-