一种实现小区搜索时精同步的方法、装置和移动终端

    公开(公告)号:CN101478339A

    公开(公告)日:2009-07-08

    申请号:CN200810055966.X

    申请日:2008-01-03

    Inventor: 郭华永

    Abstract: 本发明提供一种实现小区搜索时精同步的方法,该方法包括:根据计算得到的每组本地码子与所接收到的数据的相关值确定各组码子的相关峰值,再选出若干相关峰值同时对剩余的相关峰值做平均;分别确定所述若干相关峰值与所述剩余相关峰值均值的比值;判断所述比值与预设门限的大小,并记录超过所述预设门限的比值所对应的码子信息;依次重复上述操作记录多帧数据的码子信息,并按出现次数的多少顺序确定中心频点的各下行同步码子。本发明还提供一种实现小区搜索时精同步的装置和移动终端。采用本发明的方法、装置和移动终端,能够很好的判断出在该频点上是否存在下行同步码,进而减少了小区的搜索时间,提高了小区搜索的准确度。

    一种实现小区搜索时精同步的方法、装置和移动终端

    公开(公告)号:CN101478339B

    公开(公告)日:2012-10-10

    申请号:CN200810055966.X

    申请日:2008-01-03

    Inventor: 郭华永

    Abstract: 本发明提供一种实现小区搜索时精同步的方法,该方法包括:根据计算得到的每组本地码子与所接收到的数据的相关值确定各组码子的相关峰值,再选出若干相关峰值同时对剩余的相关峰值做平均;分别确定所述若干相关峰值与所述剩余相关峰值均值的比值;判断所述比值与预设门限的大小,并记录超过所述预设门限的比值所对应的码子信息;依次重复上述操作记录多帧数据的码子信息,并按出现次数的多少顺序确定中心频点的各下行同步码子。本发明还提供一种实现小区搜索时精同步的装置和移动终端。采用本发明的方法、装置和移动终端,能够很好的判断出在该频点上是否存在下行同步码,进而减少了小区的搜索时间,提高了小区搜索的准确度。

    下行同步方法及装置
    3.
    发明授权

    公开(公告)号:CN101453262B

    公开(公告)日:2012-04-18

    申请号:CN200710178882.0

    申请日:2007-12-06

    Inventor: 郭华永

    Abstract: 本发明公开了下行同步方法,包括:将接收到的一帧长度加64chips的数据分段,其中每段为128chips,且前一段的后96chips与后一段的前96chips重合;将每段128chips数据分别与32个本地SYNC_DL做相关,找出最大相关值及对应位置;将每一段上每一SYNC_DL最大相关值利用该段全部数据进行功率归一化,分别用1个word内存保存该归一化功率值和对应位置;重复预设数目个子帧后,统计同一分段上每一SYNC_DL在同一位置出现的次数,并确定各个分段中所述次数最大的为同步结果。本发明还公开了其它方法实施例及装置实施例。利用本发明,可以提高下行同步方法的性能。

    一种频偏估计方法、装置及终端设备

    公开(公告)号:CN101465687A

    公开(公告)日:2009-06-24

    申请号:CN200710179709.2

    申请日:2007-12-17

    Abstract: 本发明公开了一种频偏估计方法、装置及终端设备,用以提高移动通信终端的初始频偏忍受能力。本发明技术方案中,预先将当前小区SYNC_DL码分别加上或减去一定参考频偏值后获得至少一对参考SYNC_DL码,将当前小区SYNC_DL码及每一个参考SYNC_DL码分别和DwPTS的接收信号进行复相关运算,选择相关功率最强的码进行频偏估计,获得参考频偏估计值,当相关功率最强的码为小区下行同步码时,最终频偏估计值即为参考频偏估计值,反之,当相关功率最强的码为其中一个参考下行同步码时,最终频偏估计值为该参考下行同步码所加的参考频偏值和参考频偏估计值之和。从而在较大初始频偏时可以获得频偏估计,提高了终端的初始频偏忍受能力。

    一种频偏估计方法、装置及终端设备

    公开(公告)号:CN101465687B

    公开(公告)日:2012-08-29

    申请号:CN200710179709.2

    申请日:2007-12-17

    Abstract: 本发明公开了一种频偏估计方法、装置及终端设备,用以提高移动通信终端的初始频偏忍受能力。本发明技术方案中,预先将当前小区SYNC_DL码分别加上或减去一定参考频偏值后获得至少一对参考SYNC_DL码,将当前小区SYNC_DL码及每一个参考SYNC_DL码分别和DwPTS的接收信号进行复相关运算,选择相关功率最强的码进行频偏估计,获得参考频偏估计值,当相关功率最强的码为小区下行同步码时,最终频偏估计值即为参考频偏估计值,反之,当相关功率最强的码为其中一个参考下行同步码时,最终频偏估计值为该参考下行同步码所加的参考频偏值和参考频偏估计值之和。从而在较大初始频偏时可以获得频偏估计,提高了终端的初始频偏忍受能力。

    搜索下行同步码的方法和装置

    公开(公告)号:CN101453237A

    公开(公告)日:2009-06-10

    申请号:CN200710178825.2

    申请日:2007-12-05

    Abstract: 本发明公开了一种搜索下行同步码的方法和装置,该方法包括:将各第一SYNC_DL码进行频率搬移,获得对应的各第二SYNC_DL码;采用各第二SYNC_DL码进行搜索基带信号中SYNC_DL码的计算;对计算获得的各相关峰值进行比较,以获得的最大相关峰值所对应的SYNC_DL码作为搜索结果。采用本发明提供的方法时,由于将SYNC_DL码进行频率搬移,因此可以在多个频率点的附近搜索SYNC_DL码。无论基带信号的频偏有多大,该频偏值总会落在所述多个频率点中的某一频率点附近,从而被搜索到。本发明还公开一种搜索SYNC_DL码的装置。

    测量TD-SCDMA小区时的同步方法、装置和UE

    公开(公告)号:CN101394221B

    公开(公告)日:2012-09-05

    申请号:CN200710121884.6

    申请日:2007-09-17

    Inventor: 郭华永

    Abstract: 本发明公开了一种测量TD-SCDMA小区时的同步方法,包括:在GSM的空闲时隙接收TD-SCDMA数据,所述TD-SCDMA数据包含至少一个TD-SCDMA帧的数据;在所述TD-SCDMA数据上移动计算特征窗比值;当计算出特征窗比值超过预设门限值时,停止当前TD-SCDMA帧的数据的计算,根据该特征窗比值对应的数据所在位置确定下行导频时隙所在位置;确定同步序列的码号及其精确位置;根据下行导频时隙所在精确位置获取下行导频时隙中的同步序列。本发明同时公开了一种测量TD-SCDMA小区时的同步装置。本发明无需对各帧的数据进行全部计算,减小了开销,解决了现有技术粗同步过程中开销较大的问题。

    下行同步方法及装置
    8.
    发明授权

    公开(公告)号:CN101453261B

    公开(公告)日:2012-04-18

    申请号:CN200710178666.6

    申请日:2007-12-03

    Inventor: 郭华永

    Abstract: 本发明公开了下行同步方法,包括:将接收到的一帧长度加64chips的数据分段;将每段128chips数据分别与32个本地SYNC_DL做相关,找出每一SYNC_DL在该段数据中的最大相关值及对应位置;将第一段上每一SYNC_DL最大相关值利用该段全部数据进行功率归一化,分别用1个word内存保存该归一化功率值和对应位置;逐次计算其它段上每一SYNC_DL的最大相关值利用对应段全部数据得到的归一化功率值,并将大的替换到前述对应word内存;重复上述达预设个数的子帧长后,根据次数确定同步结果。本发明还公开了其它方法实施例及装置实施例。利用本发明,只需要64个word内存,减少了所需的存储空间。

    下行同步方法及装置
    9.
    发明公开

    公开(公告)号:CN101453262A

    公开(公告)日:2009-06-10

    申请号:CN200710178882.0

    申请日:2007-12-06

    Inventor: 郭华永

    Abstract: 本发明公开了下行同步方法,包括:将接收到的一帧长度加64chips的数据分段,其中每段为128chips,且前一段的后96chips与后一段的前96chips重合;将每段128chips数据分别与32个本地SYNC_DL做相关,找出最大相关值及对应位置;将每一段上每一SYNC_DL最大相关值利用该段全部数据进行功率归一化,分别用1个word内存保存该归一化功率值和对应位置;重复预设数目个子帧后,统计同一分段上每一SYNC_DL在同一位置出现的次数,并确定各个分段中所述次数最大的为同步结果。本发明还公开了其它方法实施例及装置实施例。利用本发明,可以提高下行同步方法的性能。

    下行同步方法及装置
    10.
    发明公开

    公开(公告)号:CN101453261A

    公开(公告)日:2009-06-10

    申请号:CN200710178666.6

    申请日:2007-12-03

    Inventor: 郭华永

    Abstract: 本发明公开了下行同步方法,包括:将接收到的一帧长度加64chips的数据分段;将每段128chips数据分别与32个本地SYNC_DL做相关,找出每一SYNC_DL在该段数据中的最大相关值及对应位置;将第一段上每一SYNC_DL最大相关值利用该段全部数据进行功率归一化,分别用1个word内存保存该归一化功率值和对应位置;逐次计算其它段上每一SYNC_DL的最大相关值利用对应段全部数据得到的归一化功率值,并将大的替换到前述对应word内存;重复上述达预设个数的子帧长后,根据次数确定同步结果。本发明还公开了其它方法实施例及装置实施例。利用本发明,只需要64个word内存,减少了所需的存储空间。

Patent Agency Ranking