-
公开(公告)号:CN101197123A
公开(公告)日:2008-06-11
申请号:CN200710306187.8
申请日:2007-11-20
Applicant: 索尼株式会社
CPC classification number: G09G3/3677 , G09G3/3614 , G09G3/3655 , G09G2300/0876 , G09G2310/08
Abstract: 一种显示装置包括显示单元,其中像素以矩阵方式布置,并且驱动电路通过每一行选择显示单元中相应的像素并通过采用耦合提供附加电位到像素的像素电极,其中驱动电路具有一功能,该功能为在施加附加电位之前允许加到像素电极的电位的反极性作为可将适当电压加到帧中的附加电位线的电位。
-
公开(公告)号:CN100375143C
公开(公告)日:2008-03-12
申请号:CN03800826.2
申请日:2003-04-28
Applicant: 索尼株式会社
CPC classification number: G09G3/2011 , G09G3/3614 , G09G3/3648 , G09G3/3688 , G09G2310/0251 , G09G2330/021
Abstract: 由于低温下液晶介电常数的频率特性恶化,而使温度较低时液晶显示装置的对比度降低。在一种执行预充电操作的有源矩阵液晶显示装置中,在由数据驱动器(17)将显示信号写到显示区(14)的数据线(12-1到12-6)之前,由预充电开关(19)写入预充电信号Psig,从而就能够使用没有电压被施加到液晶时的灰度级电平,例如公共电压VCOM作为预充电信号Psig,来提高低温下的对比度。
-
公开(公告)号:CN1320747C
公开(公告)日:2007-06-06
申请号:CN03801046.1
申请日:2003-05-30
Applicant: 索尼株式会社
CPC classification number: G09G3/3688 , G09G3/2011 , G09G3/30 , G09G3/3614 , G09G2310/0248 , G09G2310/027 , G09G2310/0281 , G09G2310/0289 , G09G2310/0291 , G09G2320/0233 , G09G2330/021 , H03F3/505 , H03F3/68 , H03F3/72 , H03F2200/375
Abstract: 一种模拟缓冲电路,即使通过使用TFT而形成于绝缘衬底上时,也展现小的输入/输出偏移和小的功率消耗。一种将该电路用作显示部件的外围驱动电路的显示设备。一种将该显示设备用作图像显示部件的移动终端。源极输出器NMOS晶体管(Qn11)的栅极连接至例如两个电容器(Cn1、Cn2),使开关(Sn1-Sn5)以适当的方式进行接通/不接通,从而分离地进行两次源极输出器偏移检测。顺序地消去检测到的偏移,从而充分地减小最后的偏移电压。以这种方式,可以进行非常高精度的偏移消去。
-
公开(公告)号:CN1808534A
公开(公告)日:2006-07-26
申请号:CN200510129794.2
申请日:2005-12-09
Applicant: 索尼株式会社
IPC: G09G3/20
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0297
Abstract: 一种显示设备能够使间距变窄,使框架变窄,还能减小功耗,其包括显示区域;垂直驱动电路;第一水平驱动电路,转换输入的第一和第二数字图象数据为模拟图象信号,并将其提供给垂直驱动电路选择的数据线;以及第二水平驱动电路,转换输入的第三数字图象数据成模拟图象信号,并将其提供给垂直驱动电路选择的数据线,其中第一水平驱动电路包括顺序地采样和锁存第一和第二数字图象数据的采样锁存电路,再次锁存采样锁存电路的锁存数据第二锁存电路,将第二锁存电路锁存的数字图象数据转换成模拟图象信号的数/模转换电路(DAC),以及线选择器,在预定的时间周期中以时分方式选择被DAC转换成模拟数据的第一和第二数字图象数据并输出该数据到数据线。
-
公开(公告)号:CN1753074A
公开(公告)日:2006-03-29
申请号:CN200510106896.2
申请日:2005-09-26
Applicant: 索尼株式会社
Abstract: 本发明涉及平板显示装置及平板显示装置的驱动方法,能适用于例如液晶显示装置,对于FRC驱动方式,能将外围电路一体形成在绝缘衬底上,能保证可靠的工作。本发明将图像数据D1分成多个系统D10、D1E使得各系统中与对应的伪灰度的显示相关的变化模式相同,对每一个系统D10、D1E生成表示变化模式的信号模式SP,再对图像数据D10、D1E进行调制。
-
公开(公告)号:CN1552055A
公开(公告)日:2004-12-01
申请号:CN03800996.X
申请日:2003-05-30
Applicant: 索尼株式会社
IPC: G09G3/36 , G09G3/20 , H01L29/786
CPC classification number: G09G3/20 , G09G3/3648 , G09G5/18 , G09G2300/0408 , G09G2310/0289 , G09G2310/08
Abstract: 一般,如果缓冲器由具有大的元件特性变化的晶体管组成,则输入时钟脉冲的定时很容易偏离复位脉冲的定时,当定时偏差较大时会产生故障,由此相对于元件特性变化的运行余地会变小。根据本发明的定时发生器电路在绝缘基底上制成,并具有两个TFF(12,13),用于产生不同频率的与从基底外部输入的主时钟MCK同步的点时钟DCK和水平时钟HCK。脉冲发生器电路(15)产生分离的复位脉冲drst和hrst,用于在不同的定时处复位两个TFF(12,13)。由此,既使元件特性变化很大,且电路由具有大致处理规则的TFT组成,也能保证较大的运行余地。
-
公开(公告)号:CN1552054A
公开(公告)日:2004-12-01
申请号:CN03800993.5
申请日:2003-05-28
Applicant: 索尼株式会社
CPC classification number: G09G3/3688 , G02F1/13394 , G09G2300/0408 , G09G2300/0417 , G09G2310/027 , G09G2310/0281 , G09G2310/0289 , G09G2310/0294 , G09G2330/021
Abstract: 当数据处理电路利用TFT在绝缘基片上形成时,很难高速处理具有高数据速率的数据信号,例如数字显示数据。在利用TFT在绝缘基片上形成的数据处理电路中,串行输入的具有小电压幅度的数据信号被电平移动电路(11)电平增大为具有大电压幅度的数据信号,所述具有大电压幅度的串行数据信号被串并转换电路(12)转换成并行数据信号,然后,所述并行数据信号被电平移动电路(13A和13B)电平下降为具有小电压幅度的数据信号。因此,能够以较低的功率消耗高速处理数字数据信号。
-
-
-
-
-
-