-
公开(公告)号:CN111865463A
公开(公告)日:2020-10-30
申请号:CN202010554711.9
申请日:2020-06-17
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04J3/06
Abstract: 本发明提供了一种板级间时钟无缝对接同源电路结构,包括两个时钟控制单元,每个时钟控制单元包括协处理器、增益可控放大器、压控振荡器、时钟延时调节模块和相位检测器,每个所述时钟延时调节模块的一端连接外部时钟,另一端连接压控振荡器,所述时钟延时调节模块的输出端连接相位检测器,所述相位检测器对两路输入的时钟信号的相位进行检测,根据两路时钟上升沿的偏差产生变化的脉冲序列输出到协处理器;所述协处理器连接增益可控放大器;所述增益可控放大器连接压控振荡器。本发明结合相位检测和跟踪原理,实现内部时钟和外部时钟平稳快速切换的功能,无需芯片或板卡断电、拆机、焊接,省时方便。
-
公开(公告)号:CN108647007B
公开(公告)日:2020-10-16
申请号:CN201810400084.6
申请日:2018-04-28
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F7/57
Abstract: 本发明提供了一种运算系统及芯片,该系统包括读写控制模块、算式规则控制器、排序器、算式生成器和调度算粒模块:算式规则控制器从预先加载的配置信息中获取运算数据的存储地址和运算符号;算式生成器根据存储地址,从读写控制模块中读取运算数据;调度算粒模块调取运算符号对应的运算器,对运算数据进行运算,将运算结果保存至读写控制模块;排序器对运算结果的存储地址进行排序和计数,得到计数结果;算式规则控制器根据计数结果确定下一个运算数据的存储地址。本发明通过配置信息可以在系统架构不变的情况下实时重构算法功能,提高了运算系统的灵活性和资源复用率;通过算粒调度的方式实现运算指令的并行执行,提高了系统的计算能力。
-
公开(公告)号:CN111445017A
公开(公告)日:2020-07-24
申请号:CN202010207582.6
申请日:2020-03-23
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06N3/063
Abstract: 本申请提供了一种运算方法及装置,运算装置包括复数乘法器、选择器、以及复数加法器。由于,每一复数乘法器由实数加法器、选择器、以及实数乘法器组成,每一复数加法器由实数加法器、选择器、以及实数乘法器组成。所以,在复数运算模式下,输入的运算数据为复数,复数乘法器通过实数乘法器和实数加法器完成对实部和虚部的乘加运算。复数加法器通过实数乘法器和实数加法器完成对实部和虚部的加法运算。在实数运算模式下,输入的运算数据为实数,可以直接使用实数乘法器和实数加法器完成实数的乘法和/或加法运算。运算装置中设置有多个选择器,通过控制选择器选择数据流实现不同的计算功能。
-
公开(公告)号:CN111262800A
公开(公告)日:2020-06-09
申请号:CN202010061681.8
申请日:2020-01-19
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/931 , H04L29/06 , H04L12/46
Abstract: 本发明公开了一种以太网交换机的业务数据通信方法及系统,方法包括:通过交换芯片驱动对接收到的业务数据封装私有以太网头后发送至判决器,判决器将封装有私有以太网头的业务数据分发至三个异构处理器;异构处理器通过去除私有以太网头提取业务数据,并将提取出的业务数据分发给相应的应用程序。本发明能够实现协议栈运行在三个异构处理器上,交换芯片驱动运行在另一个处理器上的以太网交换机的业务数据通信。
-
公开(公告)号:CN111159094A
公开(公告)日:2020-05-15
申请号:CN201911234978.3
申请日:2019-12-05
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F15/16
Abstract: 本发明提供了一种基于RISC-V的近数据流式计算加速阵列,包括RSIC-V内核、以及设置在RSIC-V周围的由多个协处理器组成的加速阵列,每个协处理器包括NOC路由控制节点、RAM块和乘加算粒,其中,RAM块用于实现待计算数据的缓存,乘加算粒用于实现乘累加计算,NOC路由控制节点一方面实现与相邻其他协处理器的互联,另一方面还与数据RAM块和乘加算粒相连。本发明将待计算数据分散存储在多个ram块中,并将乘加计算算子尽量靠近ram放置。相邻的协处理器采用片上网络结构互联,在计算流程中实现生产者与消费者的关系。这样一个计算流程可经过拆分与映射后,转变为数据流在协处理器加速阵列间流动中进行计算的过程。
-
公开(公告)号:CN111030676A
公开(公告)日:2020-04-17
申请号:CN201911380468.7
申请日:2019-12-27
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明公开了一种时钟分频电路,包括比较单元、分频系数同步单元、模可置计数器、分频系数单元、偶数分频单元、奇数分频单元和组合单元,偶数分频单元和奇数分频单元分别单独工作,经过组合单元后输出目标时钟。本发明还提供了一种时钟分频方法,包括:分频系数配置变化时,经过同步后传入模可置计数器和分频系数单元;模可置计数器会以此为模重复进行减计数,并在计数器为零时进行更新和控制写入分频系数单元;将奇数分频时钟和偶数分频时钟进行无毛刺的组合,得到目标时钟。采用该时钟分频方法及电路可对参考时钟进行任意整数分频,分频系数可随时动态配置,目标时钟无毛刺且占空比为50%,电路结构简单,占用资源少。
-
公开(公告)号:CN110971481A
公开(公告)日:2020-04-07
申请号:CN201911071658.0
申请日:2019-11-05
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种缓存地址管理逻辑的测试方法,用于保证芯片内所有缓存地址管理逻辑实现的正确性;该方法能自动识别出芯片内所有缓存地址管理逻辑,且证明所有缓存地址管理逻辑在测试中被覆盖到;另外,该方法提供了实时检测各缓存地址管理逻辑在测试过程中工作正确性的手段,一旦出现地址重复分配或重复回收错误可及时上报并进行记录;同时,该方法提供了检查地址是否泄露的手段。
-
公开(公告)号:CN110932991A
公开(公告)日:2020-03-27
申请号:CN201911071663.1
申请日:2019-11-05
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/803 , H04L12/709
Abstract: 本发明提供了一种实现链路聚合负载均衡的装置及方法,其中所述装置包括:链路聚合控制器、出端口生成模块、流量监控模块和用户配置模块。其中链路聚合控制器中包括出端口重配置和流量分配两个单元。本发明动态实现了链路聚合成员之间的负载均衡。数据流的出端口配置是根据各端口的带宽使用情况和用户配置动态分配的;流量监控模块只在大流量端口的数据流传输间隙时才通知流量分配单元切换出端口,因此数据流切换出端口时不会发生数据包错乱。
-
公开(公告)号:CN110191028A
公开(公告)日:2019-08-30
申请号:CN201910617657.5
申请日:2019-07-10
Applicant: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
Abstract: 本发明提供了一种可软件定义的互连设备的测试装置、系统及方法;其中,该装置包括原协议报文生成器、目标协议报文解析匹配器及控制器;控制器用于接收用户的配置指令,生成原协议配置命令、解析匹配配置命令及协议转换配置命令;原协议报文生成器用于根据原协议配置命令,生成原协议报文,并将原协议报文发送至互连设备,以使互连设备根据原协议报文及协议转换配置命令生成目标协议报文;目标协议报文解析匹配器用于接收互连设备发送的目标协议报文后,根据解析匹配配置命令,对目标协议报文进行解析及匹配,生成功能及功能测试结果。本发明实现了互连设备功能的全面测试、提高了测试效率。
-
公开(公告)号:CN109495519A
公开(公告)日:2019-03-19
申请号:CN201910022418.5
申请日:2019-01-09
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种物理编码电路及高速接口协议交换芯片;物理编码电路包括通用逻辑模块、可配置逻辑模块及配置寄存器;通用逻辑模块包括多个通用子电路;可配置逻辑模块包括多个可配置子模块;可配置子模块包括多个可配置子电路及选择器;配置寄存器接收软件定义控制电路发送的配置指令,并根据配置指令,对通用逻辑模块的参数进行设置,并通过选择器激活对应的可配置子电路;通用逻辑模块与激活的可配置子电路根据配置指令对应的高速接口协议,对软件定义控制电路发送的待编码数据进行编码,得到已编码数据,并将已编码数据发送至物理介质传输电路。本发明提高了物理编码电路的复用度,从而减小了高速接口协议交换芯片的体积、重量等参数。
-
-
-
-
-
-
-
-
-