一种OTP优化存储结构、存储方法、读取方法、控制芯片

    公开(公告)号:CN111104050A

    公开(公告)日:2020-05-05

    申请号:CN201811260946.6

    申请日:2018-10-26

    Inventor: 彭小卫 聂玉庆

    Abstract: 本发明公开了一种OTP优化存储结构、存储方法、读取方法、控制芯片,包括存储区块,所述存储区块包括数据存储区块和地址存储区块,所述数据存储区块用于存储OTP值,所述地址存储区块用于存储需要重新烧写的OTP值在数据存储区块的地址,并设置烧写使能位,用于指示存储区块是否被烧写过,本发明,设置数据存储区块和地址存储区块,优化了OTP存储,实现简单,提高了OTP存储有效性,满足二次或者多次烧写的要求,最大程度避免因烧错和升级导致IC报废的情况,节约OTP存储成本和减少IC报废率。

    防止系统挂死的方法、装置、设备及计算机可读介质

    公开(公告)号:CN110457072A

    公开(公告)日:2019-11-15

    申请号:CN201910557348.3

    申请日:2019-06-25

    Inventor: 彭小卫 聂玉庆

    Abstract: 本发明涉及一种防止系统挂死的方法、装置、设备及计算机可读介质,所述方法包括:在确定所述系统进入待启动状态的情形下,向存放有系统启动代码的存储器发送唤醒信号,以唤醒所述存储器;检测所述存储器是否被唤醒;若所述存储器被唤醒,则将用于启动所述系统的处理器唤醒,以便所述处理器能够从所述存储器中读取所述系统启动代码。本发明能够有效防止了系统唤醒后系统挂死的情况。

    一种芯片时钟电路及其控制方法

    公开(公告)号:CN110413041A

    公开(公告)日:2019-11-05

    申请号:CN201910688603.8

    申请日:2019-07-29

    Inventor: 黎俊辉 聂玉庆

    Abstract: 本发明提供一种芯片时钟电路及其控制方法。其中,芯片时钟电路包括多个时钟、时钟切换模块和控制模块,时钟包括逻辑或模块、时钟产生模块和触发器模块,通过时钟切换模块的输入端获取各个时钟产生的时钟clk信号,并选择一个时钟作为主时钟输出;控制模块实现对各个时钟的状态监测,并控制每个时钟的关闭或开启。通过控制模块实时监测芯片时钟信号的状态,并根据实际监测的结果,对时钟信号进行及时切换,确保芯片时钟信号具有高可靠性,使芯片处于稳定可靠的工作状态,通过计算机可读存储程序,即能保证芯片系统运行于较低功耗水平,又可选择给系统多提供一路时钟信号,提高芯片系统时钟的灵活性。

    红外遥控电路及其控制方法、红外遥控器

    公开(公告)号:CN110247648A

    公开(公告)日:2019-09-17

    申请号:CN201910564677.0

    申请日:2019-06-27

    Abstract: 本发明公开了一种红外遥控电路及其控制方法、红外遥控器,红外遥控电路包括控制器、电池、红外发射电路、开关控制电路和电流调节电路,开关控制电路受控于控制器输出的控制信号以切换红外发射电路的工作和关闭状态,电流调节电路受控于控制器基于电池的输出电压而确定的调节信号,以使流经红外发射电路的电流维持在预设范围内,控制方法应用于该控制器,该方法通过控制器判断电池的输出电压与预设范围的关系,确定电流调节电路的工作模式,该红外遥控器包括该红外遥控电路。本发明基于电池的输出电压控制分配到电流调节电路的电流,调整红外发射电路上的电流,以使得红外发射电路上的电流趋于恒定,因此能有效降低红外发射时的电源功耗。

    一种风筝
    75.
    实用新型

    公开(公告)号:CN209137969U

    公开(公告)日:2019-07-23

    申请号:CN201821518448.2

    申请日:2018-09-17

    Abstract: 本实用新型涉及一种风筝,该风筝包括:风筝轮和风筝本体,其中,风筝轮包括主控制器、第一无线通信模块和检测装置,风筝本体包括微控制器、第二无线通信模块和电动尾翼;主控制器用于接收所述检测装置检测得到的方向调整信号,由所述方向调整信号生成转向指令;触发第一无线通信模块将转向指令传输至第二无线通信模块,其中,转向指令包括向左转指令或向右转指令;微控制器用于通过第二无线通信模块接收转向指令,并响应转向指令,以调整电动尾翼向左转第一角度或向右转第二角度。实现了在风筝飞行过程中,对风筝左右飞行方向的调整,避免风筝与其他物体发生碰撞,增加了放风筝过程中的乐趣。(ESM)同样的发明创造已同日申请发明专利

    一种电源线结构、功率芯片及供电模块

    公开(公告)号:CN210640248U

    公开(公告)日:2020-05-29

    申请号:CN201921741801.8

    申请日:2019-10-16

    Abstract: 本实用新型提供了一种电源线结构、功率芯片及供电模块,涉及集成电路领域。包括输入线和输出线,输入线靠近输出线的一端设有第一连接部,输出线靠近输入线的一端设有第二连接部;第一连接部包括依次连接的多个第一子段,每一第一子段在第二方向上的平均宽度,沿第一方向依次减小;第二连接部包括依次连接的多个第二子段,每一第二子段在第二方向上的平均宽度,沿第一方向依次增大。本实用新型提供的电源线结构在工作时,通过将第一连接部设置为整体宽度逐渐减小,将第二连接部设置为整体宽度逐渐增大,使本实用新型提供的电源线结构,具有更好的电迁移特性和更均匀的电流下降和上升梯度,最终使得电源线结构具有更佳的电流承载能力。(ESM)同样的发明创造已同日申请发明专利

    带隙基准电压产生器
    77.
    实用新型

    公开(公告)号:CN214042146U

    公开(公告)日:2021-08-24

    申请号:CN202120157113.8

    申请日:2021-01-20

    Abstract: 本实用新型公开了一种带隙基准电压产生器。其中,该带隙基准电压产生器包括:多个电流源,用于分别为多个线路中的元器件提供电能,其中,多个电流源和多个线路是一一对应的;多个晶体管,与多个电流源连接,用于基于电流源提供的电能,产生电流;三个比例电阻,用于基于晶体管产生的输入电流,产生正温度系数下的第一电压和负温度系数下的第二电压;多个三极管,用于对正温度系数下的第一电压和负温度系数下的第二电压进行运算,得到零温度系数的电压,并将零温度系数的电压作为基准电压。本实用新型解决了相关技术中带隙基准电压产生器中,设计版图较大,且工作电压较高的技术问题。

    芯片、输入输出结构和垫层

    公开(公告)号:CN210200711U

    公开(公告)日:2020-03-27

    申请号:CN201921138190.8

    申请日:2019-07-18

    Abstract: 本实用新型涉及一种芯片、输入输出结构和垫层,所述垫层包括沿靠近芯片器件的方向依次设置的第一金属层、第二金属层组和第三金属层组;所述第二金属层组包括相互独立的导通区、输入输出电源区和输入输出地区,所述导通区分别通过通孔层与所述第一金属层和所述第三金属层组连接,所述第一金属层与封装框架连接,所述第三金属层组、所述输入输出电源区和所述输入输出地区分别与芯片内的防静电MOS场效应管连通。输入输出电源区和输入输出地区被释放出来,分别形成电源和地的走线,减小电源和地的电阻,增强了防静电MOS场效应管的泄放通路,提升输入输出结构的防静电能力;减化了垫层设计,减小了输入输出结构的面积,极大地提高了芯片的封装便捷性。(ESM)同样的发明创造已同日申请发明专利

    一种集成电路结构
    79.
    实用新型

    公开(公告)号:CN210200730U

    公开(公告)日:2020-03-27

    申请号:CN201921177761.9

    申请日:2019-07-24

    Abstract: 本实用新型涉及半导体技术领域,具体而言,涉及一种集成电路结构,包括内核区,所述内核区每一侧排列设置有多个条形的I/O单元,所述I/O单元设置有焊盘区及I/O器件互连区;所述内核区为长方形时,所述内核区每一侧所述I/O单元的长度方向均与所述内核区长边方向垂直;所述内核区为正方形时,所述内核区每一侧所述I/O单元长度方向均朝向所述内核区,相邻两个所述I/O单元的焊盘区以所述相邻两个I/O单元的中心连线对称设置,其通过改变内核区周侧的I/O单元形状及I/O器件互连区与焊盘区之间的位置关系,解决焊盘限制及内核区域限制问题。

Patent Agency Ranking