单脉冲低电平信号同步电路

    公开(公告)号:CN216904863U

    公开(公告)日:2022-07-05

    申请号:CN202220179185.7

    申请日:2022-01-24

    Inventor: 詹植铜 何再生

    Abstract: 本实用新型公开单脉冲低电平信号同步电路,具体包括:单脉冲低电平信号同步模块,和第一与门连接,用于将外部输入的同步信号从第一时钟域同步转换至第二时钟域;单脉冲低电平信号补偿模块,和第一与门连接,用于提供补偿修正信号;第一与门,分别与单脉冲低电平信号同步模块、单脉冲低电平信号补偿电路和第一反相器连接,用于对第二时钟域的同步信号结合补偿修正信号进行与逻辑选择并传输至第一反相器;第一反相器,用于输出从第一时钟域同步转换至第二时钟域的单脉冲低电平同步信号。本实用新型实现将单个时钟周期的信号跨时钟域传递并以单脉冲低电平同步信号形式输出,同时通过设置补偿修正信号解决了跨时钟域传递过程中出现异常信号的问题。

    一种基于硬件实现的CPU时钟调节电路及系统

    公开(公告)号:CN215416438U

    公开(公告)日:2022-01-04

    申请号:CN202121805791.7

    申请日:2021-08-04

    Abstract: 本实用新型公开了一种基于硬件实现的CPU时钟调节电路及系统,所述CPU时钟调节电路包括锁相环计数模块、锁相环参数比较模块和时钟门控模块;锁相环计数模块,用于对锁相环电路传输的时钟信号进行计数,输出时钟门控使能信号至时钟门控模块,以控制时钟门控模块的运行;锁相环参数比较模块,用于确定锁相环电路是否处于时钟频率调节阶段,当锁相环电路处于时钟频率调节阶段时输出复位信号至锁相环计数模块;时钟门控模块,用于根据接收的时钟门控使能信号控制时钟门控模块向CPU传输CPU时钟信号。本实用新型基于CPU时钟调节电路实现锁相环电路调节稳定后再进行CPU时钟频率调节,确保CPU时钟稳定无毛刺,保证CPU在锁相环电路切频阶段的正常工作。

Patent Agency Ranking