-
-
公开(公告)号:CN113690601A
公开(公告)日:2021-11-23
申请号:CN202110962967.8
申请日:2021-08-20
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种天线模块,包括第一天线、第二天线及馈入线;第二天线与第一天线垂直配置;馈入线串联第一天线与第二天线。
-
公开(公告)号:CN112416186A
公开(公告)日:2021-02-26
申请号:CN202011394369.7
申请日:2020-12-03
Applicant: 友达光电股份有限公司
Abstract: 本发明公开了一种像素电路,其包含储存电容、触控感测电路、读取电路与光感测电路。储存电容包含第一端和第二端。触控感测电路用于依据储存电容的第一端的电压提供感测电流。当触控感测电路感测到触控输入时,触控感测电路降低感测电流。读取电路耦接于触控感测电路,用于依据第一控制信号选择性地将感测电流输出至读取线。光感测电路耦接于储存电容的第一端与触控感测电路。当光感测电路感测到第一色光时,光感测电路将储存电容充电或放电。
-
公开(公告)号:CN111508411A
公开(公告)日:2020-08-07
申请号:CN202010293573.3
申请日:2020-04-15
Applicant: 友达光电股份有限公司
IPC: G09G3/20
Abstract: 一种光感测电路包含第一、第二、第三光感晶体管,第一、第二电容与第一、第二开关元件。第一、第二、第三光感晶体管用以分别感测第一、第二、第三颜色光。第一开关元件耦接于第一电容,并用以输出取样信号。第二开关元件耦接于该第一光感晶体管与第一电容之间。第一光感晶体管耦接第二光感晶体管、第三光感晶体管与第二电容。第一光感晶体管、第二光感晶体管与第三光感晶体管用以接收第一感测信号。第三光感晶体管与第一电容用以接收第一电压。第二电容用以接收第二感测信号。
-
公开(公告)号:CN107481662B
公开(公告)日:2020-01-14
申请号:CN201710724699.X
申请日:2017-08-22
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 本发明公开了一种显示面板及其像素的驱动方法。显示面板包括一像素阵列,并且像素阵列具有多个像素。各像素包括一发光二极管、一定电流源及一时间控制单元。发光二极管接收一第一系统电压。定电流源提供一定电流。时间控制单元与发光二极管及定电流源串联耦接,且具有一第一电容以储存一参考电压与一数据电压的一电压差。时间控制单元依据电压差决定提供定电流至发光二极管的一提供时间。
-
公开(公告)号:CN109256053A
公开(公告)日:2019-01-22
申请号:CN201811127097.7
申请日:2018-09-26
Applicant: 友达光电股份有限公司
Abstract: 一种显示面板,包括具有第一电位的第一导线、多个像素结构及第一静电防护元件。各像素结构包括具有第一端、第二端及控制端的驱动晶体管、电性连接至驱动晶体管第一端的电源线、电性连接至驱动晶体管第二端的发光二极管和电性连接至驱动晶体管的控制端或发光二极管的信号线。多个像素结构包括第一像素结构。第一静电防护元件电性连接至第一像素结构的信号线与第一导线之间。
-
公开(公告)号:CN108630160A
公开(公告)日:2018-10-09
申请号:CN201810435289.8
申请日:2018-05-08
Applicant: 友达光电股份有限公司
IPC: G09G3/36
Abstract: 一种像素电路及其驱动方法。像素电路包括第一至第二像素电极、第一至第三液晶电容、第一储存电容以及第一至第三开关。第一液晶电容与第一储存电容皆位于第一像素电极与第一共同电压之间。第二液晶电容位于第一像素电极与第二像素电极之间。第三液晶电容位于第二像素电极与第一共同电压之间。第一开关具有接收数据电压、接收扫描信号以及耦接第一像素电极的端点。第二开关具有接收第二共同电压、接收重置信号以及耦接第一像素电极的端点。第三开关具有接收重置电压、接收重置信号以及耦接第二像素电极的端点。
-
公开(公告)号:CN108447883A
公开(公告)日:2018-08-24
申请号:CN201810394094.3
申请日:2018-04-27
Applicant: 友达光电股份有限公司
IPC: H01L27/15
Abstract: 微型发光装置包含基板、数据线、扫描线、低电源供应线、高电源供应线、绝缘层、反射电极、黏合层、第一微型发光元件及连接电极。反射电极具有第一图案、第二图案与第三图案。第一图案经由绝缘层的第一开口电性连接于开关元件,第二图案经由绝缘层的第二开口电性连接于低电源供应线。第一微型发光元件设置于黏合层上且对应于第三图案。第一连接电极电性连接第一微型发光元件与第一图案,第二连接电极电性连接第一微型发光元件与第二图案。
-
公开(公告)号:CN105005167B
公开(公告)日:2017-12-22
申请号:CN201510547082.6
申请日:2015-08-31
Applicant: 友达光电股份有限公司
IPC: G02F1/1362 , G09G3/36
Abstract: 本发明的像素电路包括第一晶体管、第二晶体管、第三晶体管、第一电容以及液晶电容。第一晶体管的控制端接收扫描信号,第一晶体管的第一端接收第一数据信号。第一电容的第一端电耦接于第一晶体管的第二端,第一电容的第二端接收参考电位。第二晶体管的控制端电耦接于第一电容的第一端,第二晶体管的第一端接收电源。液晶电容的第一端电耦接第二晶体管的第二端。第三晶体管的控制端接收重置信号,第三晶体管的第一端电耦接于液晶电容的第一端,第三晶体管的第二端接收参考电位。
-
公开(公告)号:CN107170421A
公开(公告)日:2017-09-15
申请号:CN201710579269.3
申请日:2017-07-17
Applicant: 友达光电股份有限公司
IPC: G09G3/36
CPC classification number: G09G3/3677
Abstract: 像素驱动电路包含驱动单元、第一晶体管以及第二晶体管。驱动单元两端分别耦接至工作电压以及液晶电容。第一晶体管两端分别耦接至工作电压以及驱动单元的控制端。第二晶体管的第一端接收数据信号,第二晶体管的控制端接收第一扫描信号,第二晶体管的第二端耦接至第一晶体管的控制端。当第一扫描信号导通第二晶体管时,第二晶体管将数据信号输出至第一晶体管,第一晶体管导通基于工作电压将驱动单元的控制端设定为第一电压位准,通过第一晶体管的漏电流将驱动单元的控制端设定由第一电压位准提升至第二电压位准。
-
-
-
-
-
-
-
-
-