-
公开(公告)号:CN116525659A
公开(公告)日:2023-08-01
申请号:CN202310798837.4
申请日:2023-07-03
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司
IPC: H01L29/40 , H01L29/78 , H01L21/336
Abstract: 本发明涉及半导体领域,提供一种纵向栅LDMOSFET器件及制造方法、功率芯片。纵向栅LDMOSFET器件包括半导体衬底、阱区、体区、漂移区、源区以及漏区,还包括:纵向设置于所述体区与所述漂移区之间的氧化层,以及纵向设置于体区的纵向栅结构;所述氧化层和所述纵向栅结构均与所述阱区相接,所述漂移区与所述纵向栅结构之间的体区与所述氧化层以及所述漂移区构成第一场板结构;所述纵向栅结构包括纵向栅以及栅氧化层,所述纵向栅以及位于纵向栅底部的栅氧化层与所述阱区构成第二场板结构。本发明通过纵向设置氧化层和纵向栅结构,形成双场板结构,提高器件的击穿电压,同时减少漂移区的横向面积,从而减少芯片所占面积,降低成本。
-
公开(公告)号:CN115939141A
公开(公告)日:2023-04-07
申请号:CN202310055837.5
申请日:2023-01-19
Applicant: 北京智芯微电子科技有限公司 , 北京芯可鉴科技有限公司
IPC: H01L27/088 , H01L21/8234 , H01L21/762 , H01L29/78
Abstract: 本发明涉及半导体领域,提供一种全隔离横向双扩散半导体器件及制造方法。全隔离横向双扩散半导体器件包括半导体衬底、源极体区、漏极漂移区、源极、漏极以及栅极,还包括:第一类型的第一埋层、第二类型埋层以及场氧隔离组合结构;场氧隔离组合结构包括浅沟槽隔离结构和两个分别覆盖浅沟槽隔离结构两侧壁角的LOCOS鸟嘴结构;漏极漂移区与第一类型的第一埋层在纵向上连接,位于漏极漂移区两侧的源极体区与第一类型的第一埋层在纵向上连接形成第一隔离环结构。本发明采用LOCOS与STI相结合的场氧隔离组合结构,提升器件的击穿电压;通过第一隔离环结构对漏极漂移区进行全隔离,形成横向导通路径和纵向导通路径,降低导通电阻,提升可靠性。
-
公开(公告)号:CN115274857B
公开(公告)日:2023-01-24
申请号:CN202211205447.3
申请日:2022-09-30
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/78 , H01L29/06 , H01L29/08 , H01L21/336
Abstract: 本发明提供一种LDMOS器件、LDMOS器件制造方法及芯片,属于芯片领域。该LDMOS器件包括:半导体衬底以及形成在半导体衬底上的源极结构、栅极结构和漏极结构;所述半导体衬底内形成有漂移区和体区,所述源极结构与体区相接,所述漏极结构与所述漂移区相接,所述栅极结构形成在所述源极结构与所述漏极结构之间;所述漏极结构包括漏极掺杂区和漏极金属,所述漏极掺杂区形成在所述漂移区内且距离半导体衬底上表面第一预设距离,所述漏极金属与所述漏极掺杂区相连;所述漏极掺杂区上方还形成有空气腔,所述空气腔环绕在所述漏极金属的四周。空气腔内填充空气介质,空气介质围绕漏极金属,降低漏端的电场,提高击穿电压。
-
公开(公告)号:CN115064582A
公开(公告)日:2022-09-16
申请号:CN202210944541.4
申请日:2022-08-08
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/08 , H01L29/423 , H01L29/78 , H01L21/28 , H01L21/336
Abstract: 本发明提供一种横向双扩散场效应晶体管、制作方法、芯片及电路,涉及半导体技术领域。晶体管包括:衬底,衬底内形成有第一阱区、第二阱区、体区和漂移区;场板,形成漂移区的顶部,具有向上突出于漂移区表面的台阶部和向下凹陷至漂移区内的突出部,台阶部具有同一水平高度,突出部为中间厚两端薄的构型;至少两个具有第一导电类型的反型体,反型体为月牙型构型,形成于场板的突出部的下方且位于突出部的两端位置;源极形成于体区内,漏极形成于漂移区内远离源极的一侧,栅极形成于漂移区和体区的上表面,且栅极的多晶硅覆盖部分场板。通过本发明提供的晶体管,能够降低场板两端的表面电场,提高击穿电压,提升器件的可靠性。
-
公开(公告)号:CN115020478A
公开(公告)日:2022-09-06
申请号:CN202210944506.2
申请日:2022-08-08
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/08 , H01L29/16 , H01L29/423 , H01L29/78 , H01L21/28 , H01L21/336
Abstract: 本发明提供一种横向双扩散场效应晶体管、制作方法、芯片及电路,涉及半导体技术领域。晶体管包括:衬底,衬底由具有第一导电类型的碳化硅材料制成;第一外延层,由具有第一导电类型的碳化硅材料制成,为顶部具有条形梳齿的梳状结构;第二外延层,由具有第一导电类型的硅材料制成,形成于第一外延层上并填充梳齿之间的空隙;具有第二导电类型的漂移区,形成于第二外延层内;具有第一导电类型的体区,形成于第二外延层内漂移区两侧;源极形成于体区内,漏极形成于漂移区内,场板形成于漂移区表面,栅极形成于漂移区和体区表面并覆盖部分场板。通过本发明提供的晶体管能够提高击穿电压,降低器件的温度,提高器件的性能和可靠性,降低制造成本。
-
公开(公告)号:CN114267724B
公开(公告)日:2022-05-31
申请号:CN202210192181.7
申请日:2022-03-01
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/78 , H01L21/336
Abstract: 本发明提供一种横向双扩散场效应晶体管、制作方法、芯片及电路,该晶体管包括:衬底,形成有高压N型阱;紧邻设置的第一N型漂移区、P型体区和第二N型漂移区,形成于高压N型阱;第一张应变区,形成于第一N型漂移区;第二张应变区,形成于第二N型漂移区;第一漏极,形成于第一张应变区;第二漏极,形成于第二张应变区;第一源极和第二源极,形成于P型体区;衬底极,形成于第一源极与第二源极之间;第一栅极,形成于第一N型漂移区和P型体区的上表面;第二栅极,形成于P型体区和第二N型漂移区的上表面,第二栅极与第一栅极之间形成有间隔。通过本发明提供的晶体管能够提高沟道内载流子的迁移率,提升晶体管的驱动能力和速度。
-
公开(公告)号:CN114361243A
公开(公告)日:2022-04-15
申请号:CN202210275705.9
申请日:2022-03-21
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/08 , H01L29/423 , H01L29/78 , H01L21/285 , H01L21/336
Abstract: 本发明实施例提供一种全隔离横向双扩散金属氧化物半导体场效应管及其制作方法,属于芯片技术领域。该全隔离横向双扩散金属氧化物半导体场效应管,包括半导体衬底、源极区、漏极区、栅极区、浅槽隔离区、P型体区以及位于所述半导体衬底上的N型阱区、P型阱区和N型漂移区,所述全隔离横向双扩散金属氧化物半导体场效应管还包括栅氧化介质层,其中,所述栅氧化介质层位于所述栅极区和所述N型漂移区之间,其中,所述漏极区包括漏极重掺杂区和漏极轻掺杂区,所述源极区包括源极重掺杂区和源极轻掺杂区。该LDMOSFET结构有可调长度的漏极轻掺杂区和源极轻掺杂区,并基于漏极轻掺杂区、源极轻掺杂区和栅氧化介质层实现漏极区和栅极区的全隔离,有效提高LDMOSFET开态击穿电压。
-
公开(公告)号:CN114267724A
公开(公告)日:2022-04-01
申请号:CN202210192181.7
申请日:2022-03-01
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L29/06 , H01L29/78 , H01L21/336
Abstract: 本发明提供一种横向双扩散场效应晶体管、制作方法、芯片及电路,该晶体管包括:衬底,形成有高压N型阱;紧邻设置的第一N型漂移区、P型体区和第二N型漂移区,形成于高压N型阱;第一张应变区,形成于第一N型漂移区;第二张应变区,形成于第二N型漂移区;第一漏极,形成于第一张应变区;第二漏极,形成于第二张应变区;第一源极和第二源极,形成于P型体区;衬底极,形成于第一源极与第二源极之间;第一栅极,形成于第一N型漂移区和P型体区的上表面;第二栅极,形成于P型体区和第二N型漂移区的上表面,第二栅极与第一栅极之间形成有间隔。通过本发明提供的晶体管能够提高沟道内载流子的迁移率,提升晶体管的驱动能力和速度。
-
公开(公告)号:CN114242651A
公开(公告)日:2022-03-25
申请号:CN202210171603.2
申请日:2022-02-24
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司
IPC: H01L21/762
Abstract: 本发明涉及半导体领域,提供一种浅槽隔离结构制作方法及浅槽隔离结构。所述浅槽隔离结构制作方法包括:在硅衬底上生长氧化物隔离层,在所述氧化物隔离层上生长腐蚀阻挡层;对腐蚀阻挡层和氧化物隔离层进行刻蚀处理,形成至少两个相互独立的凹槽;在所述凹槽内进行硅填充,将硅填充凹槽作为硅衬底的外延结构;去除腐蚀阻挡层,以在氧化物隔离层中除外延结构之外的区域构成浅槽隔离区。本发明的浅槽隔离结构制作方法,与现有的浅槽隔离工艺相反,由于起到隔离作用的隔离浅槽不是直接刻蚀形成,不会存在尖锐角落,避免角落寄生漏电流的问题,且工艺简单、均匀性好,提高了浅槽隔离结构的隔离特性。
-
公开(公告)号:CN114050181B
公开(公告)日:2022-03-22
申请号:CN202210014429.0
申请日:2022-01-07
Applicant: 北京芯可鉴科技有限公司 , 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司
IPC: H01L29/06 , H01L29/78 , H01L21/336
Abstract: 本发明实施例提供一种NLDMOS器件及制备方法、芯片,所述NLDMOS器件包括:衬底,所述衬底上方设有第一高压N阱区和第二高压N阱区,所述第一高压N阱区和第二高压N阱区之间留有衬底间隙;所述第一高压N阱区和第二高压N阱区上设有P型降低电场区,所述P型降低电场区经过所述衬底间隙;所述第一高压N阱区上还设有P型体区,所述第二高压N阱区上设有N型漂移区;所述P型体区、衬底间隙以及N型漂移区形成PIN结。所述NLDMOS器件的结构设计有效的提高了击穿电压。
-
-
-
-
-
-
-
-
-