纵向栅LDMOSFET器件及制造方法、功率芯片

    公开(公告)号:CN116525659A

    公开(公告)日:2023-08-01

    申请号:CN202310798837.4

    申请日:2023-07-03

    Abstract: 本发明涉及半导体领域,提供一种纵向栅LDMOSFET器件及制造方法、功率芯片。纵向栅LDMOSFET器件包括半导体衬底、阱区、体区、漂移区、源区以及漏区,还包括:纵向设置于所述体区与所述漂移区之间的氧化层,以及纵向设置于体区的纵向栅结构;所述氧化层和所述纵向栅结构均与所述阱区相接,所述漂移区与所述纵向栅结构之间的体区与所述氧化层以及所述漂移区构成第一场板结构;所述纵向栅结构包括纵向栅以及栅氧化层,所述纵向栅以及位于纵向栅底部的栅氧化层与所述阱区构成第二场板结构。本发明通过纵向设置氧化层和纵向栅结构,形成双场板结构,提高器件的击穿电压,同时减少漂移区的横向面积,从而减少芯片所占面积,降低成本。

    全隔离横向双扩散半导体器件及制造方法

    公开(公告)号:CN115939141A

    公开(公告)日:2023-04-07

    申请号:CN202310055837.5

    申请日:2023-01-19

    Abstract: 本发明涉及半导体领域,提供一种全隔离横向双扩散半导体器件及制造方法。全隔离横向双扩散半导体器件包括半导体衬底、源极体区、漏极漂移区、源极、漏极以及栅极,还包括:第一类型的第一埋层、第二类型埋层以及场氧隔离组合结构;场氧隔离组合结构包括浅沟槽隔离结构和两个分别覆盖浅沟槽隔离结构两侧壁角的LOCOS鸟嘴结构;漏极漂移区与第一类型的第一埋层在纵向上连接,位于漏极漂移区两侧的源极体区与第一类型的第一埋层在纵向上连接形成第一隔离环结构。本发明采用LOCOS与STI相结合的场氧隔离组合结构,提升器件的击穿电压;通过第一隔离环结构对漏极漂移区进行全隔离,形成横向导通路径和纵向导通路径,降低导通电阻,提升可靠性。

    浅槽隔离结构制作方法及浅槽隔离结构

    公开(公告)号:CN114242651A

    公开(公告)日:2022-03-25

    申请号:CN202210171603.2

    申请日:2022-02-24

    Abstract: 本发明涉及半导体领域,提供一种浅槽隔离结构制作方法及浅槽隔离结构。所述浅槽隔离结构制作方法包括:在硅衬底上生长氧化物隔离层,在所述氧化物隔离层上生长腐蚀阻挡层;对腐蚀阻挡层和氧化物隔离层进行刻蚀处理,形成至少两个相互独立的凹槽;在所述凹槽内进行硅填充,将硅填充凹槽作为硅衬底的外延结构;去除腐蚀阻挡层,以在氧化物隔离层中除外延结构之外的区域构成浅槽隔离区。本发明的浅槽隔离结构制作方法,与现有的浅槽隔离工艺相反,由于起到隔离作用的隔离浅槽不是直接刻蚀形成,不会存在尖锐角落,避免角落寄生漏电流的问题,且工艺简单、均匀性好,提高了浅槽隔离结构的隔离特性。

Patent Agency Ranking