数据接收装置及数据传送系统

    公开(公告)号:CN1592284A

    公开(公告)日:2005-03-09

    申请号:CN200410074827.3

    申请日:2004-08-30

    CPC classification number: H04L25/062

    Abstract: 一种数据接收装置及数据传送系统,在电流模式下的数据传送系统中实现正确的多值数据传送数据发送装置(10)得到电流源(30)发出的参照电流(Iref)后,将该参照电流以与所发送数据值相对应的规定倍数大小作为电流信号进行输出。而数据接收装置(20)得到数据发送装置(10)发出的该电流信号后产生接受信号的同时、得到电流源(30)发出的参照电流(Iref),并生成接收信号电平判定所必需的参照信号。这样,分别生成电流信号及参照信号的原参照电流(Iref)可以用公共的电流源(30)对数据发送装置(10)及数据接收装置(2/0)进行供给。

    低通滤波电路及相位同步电路

    公开(公告)号:CN1574638A

    公开(公告)日:2005-02-02

    申请号:CN200410038629.1

    申请日:2004-04-27

    Inventor: 道正志郎

    CPC classification number: H03H7/06 H03H11/126 H03H11/405 H03L7/0891 H03L7/093

    Abstract: 本发明公开了一种低通滤波电路及相位同步电路。本发明的目的在于:对于PLL中的环路滤波器,在保持与以往相同的传递特性的同时,使其比以往小型化。PLL100A中的环路滤波器30A包括:拥有电容元件,一端连接在充电泵电路20的输出端,另一端输出用来控制电压控制振荡器40的电压Vout且作为第1部分电路的滤波电路31A;将滤波电路31A中所规定的节点的电压作为输入的电压缓冲电路32;及一端连接在充电泵电路20的输出端,另一端连接在电压缓冲电路32的输出端且作为第2部分电路的滤波电路33A。在环路滤波器30A中,由充电泵电路20输出的电流分流,分别流入两个滤波电路。也就是说,在滤波电路31A中,仅仅流入由充电泵电路20输出的一部分电流。

    电流驱动装置及显示装置
    63.
    发明公开

    公开(公告)号:CN1551080A

    公开(公告)日:2004-12-01

    申请号:CN200410042125.7

    申请日:2004-05-09

    CPC classification number: G09G3/3241 G05F3/262 G09G3/3283 G09G2320/0209

    Abstract: 本发明公开了一种电流驱动装置及显示装置,其目的在于:提供一种在将它用于显示装置的情况下,能够抑制显示不一致性等图像显示失真的电流驱动装置。电流驱动装置,包括:基准电流源58、接在基准电流源58上的第一MIS场效应晶体管53、与第一MIS场效应晶体管53构成电流镜电路并用以分配基准电流的多个电流分配用MIS场效应晶体管55、接在电流分配用MIS场效应晶体管55上的电流输入用MIS场效应晶体管57、具有与电流输入用MIS场效应晶体管57构成电流镜电路的MIS场效应晶体管并用以提供像素电路的驱动电流的多个电流供给部59。具有了多个电流分配用MIS场效应晶体管55以后,便能抑制电流供给部53内的MIS场效应晶体管的栅极电位的变动,从而能够抑制在显示装置中产生交叉串扰现象。

    数据驱动器
    64.
    发明公开

    公开(公告)号:CN1490784A

    公开(公告)日:2004-04-21

    申请号:CN03155342.7

    申请日:2003-08-27

    CPC classification number: G09G3/3688

    Abstract: 本发明的目的在于:在用在串联COG(Chip On Glass)方式的液晶面板的数据驱动器中,能够一直确保时钟和数据间的设定时间及保持时间的容限。本发明公开了一种数据驱动器,将第1,第2、第3及第4反相器21、22、23、24串联起来构成反相器链20,将时钟输入加给第1反相器21。在第1反相器21的电源一侧接上第1电流源25,在第3反相器23的接地一侧接上第2电流源27。当时钟输出的占空比小于所希望的值时,让第1电流源25的电流量减少而延迟时钟输出的下降;当时钟输出的占空比大于所希望的值时,让第2电流源27的电流量减少而延迟时钟输出的上升。

    过取样数字/模拟变换器
    65.
    发明授权

    公开(公告)号:CN1128502C

    公开(公告)日:2003-11-19

    申请号:CN95109698.2

    申请日:1995-07-31

    CPC classification number: H03M3/376 H03M3/50

    Abstract: 在内插型调制部中,来自1位量子化器并在1个时钟脉冲中只±1变化的信号被作为移位方向控制信号。此信号加到双向移位寄存器,并按照其值将数据移位到前段侧或后段侧。其输出作为控制信号加到电阻阶梯型数/模变换器,该变换器输出与上述控制信号所选择的开关对应的模拟电位,因而,即使在各位间产生延迟差,也只是成为相邻开关的二重选择,并输出连续地变化。所以能提供无一闪信号,精度和成品率都高的电阻阶梯型的过取样数/模变换器。

    模拟先入先出存储器和开关器件

    公开(公告)号:CN1175124A

    公开(公告)日:1998-03-04

    申请号:CN97113185.6

    申请日:1997-05-27

    CPC classification number: G11C27/04 G11C27/00 H03H19/004 H04N9/78

    Abstract: 模拟FIFO存储器,消除模拟信号误差高精度地读出写入的模拟信号。读出模拟信号之前,把存储器总线设定于规定电位以除去存储器总线寄生电容上的电荷。在断开写入电路与存储器总线,把读出电路和存储器总线连了起来的状态下,使读出电路的开关变成导通。由于读出电路运放的同相和反相输入端子变为同一电位,故第1和第2总线布线变成同一电位。因此,寄生电容的电荷被放电。由于各存储单元的开关已变成截止状态,故已贮存于电容元件上的电荷原样不动地进行保持。

Patent Agency Ranking