-
公开(公告)号:CN102576516B
公开(公告)日:2014-12-17
申请号:CN201080046042.9
申请日:2010-06-02
Applicant: 夏普株式会社
CPC classification number: G09G3/3614 , G09G3/3655 , G09G3/3674 , G09G3/3677 , G09G2300/0876 , G09G2310/0264 , G09G2310/0286 , G09G2310/08 , G09G2320/0219 , G09G2320/0233 , G09G2340/0407
Abstract: 将视频信号的分辨率转换为高分辨率进行显示(分辨率转换驱动),并且在进行CC驱动的显示装置中将视频信号的分辨率转换为2倍(2倍角显示)的情况下,以栅极线的延伸方向为行方向,对与相邻的2条扫描信号线对应的、在列方向(扫描方向)上相邻的2个像素中包含的各像素电极,供给相同极性且相同灰度等级的信号电位,使从源极线写入到像素电极的信号电位的变化方向,根据该信号电位的极性按每相邻2行不同。由此,在进行CC驱动的显示装置中,在进行(n倍显示)的情况下消除显示视频中产生的明暗相间的横条纹,从而实现显示品质的提高。
-
公开(公告)号:CN102460554B
公开(公告)日:2014-11-12
申请号:CN201080025536.9
申请日:2010-02-26
Applicant: 夏普株式会社
CPC classification number: G09G3/3655 , G09G3/3614 , G09G3/3659 , G09G3/3677 , G09G2300/0852 , G09G2320/0247
Abstract: 在进行CC(Charge Coupling:电荷耦合)驱动的液晶显示装置的显示驱动电路,在2线(2H)反转驱动模式和1线(1H)反转驱动模式之间进行切换,该2线(2H)反转驱动模式是按每两个水平扫描期间使供给到源极线的数据信号(S)的极性反转的模式,该1线(1H)反转驱动模式是按每一个水平扫描期间使供给到上述源极线的上述数据信号(S)的极性反转的模式。极性信号(CMI)在上述2线(2H)反转驱动模式时,按每两个水平扫描期间极性反转,在上述1线(1H)反转驱动模式时,按每一个水平扫描期间极性反转。
-
公开(公告)号:CN102460559B
公开(公告)日:2014-04-02
申请号:CN201080026979.X
申请日:2010-03-18
Applicant: 夏普株式会社
Abstract: 在移位寄存器的各级具备被输入初始化用信号(INITB)的置位复位型触发器、被输入同时选择信号(AONB)且利用上述触发器的输出(Q)生成本级的输出信号(OUT)的信号生成电路,在初始化用信号(INITB)为有效时,无论置位用信号(SB)和复位用信号(R)各自为有效还是无效,上述触发器的输出(Q)都成为无效,上述初始化用信号(INITB)在上述同时选择结束前设为有效,在结束后设为无效。这样,在以规定的定时进行多个信号线的同时选择的显示驱动电路中,能够使同时选择结束后的移位寄存器的动作稳定化。
-
公开(公告)号:CN103609021A
公开(公告)日:2014-02-26
申请号:CN201280029521.9
申请日:2012-06-25
Applicant: 夏普株式会社
IPC: H03K3/356
CPC classification number: H03K3/356104 , G09G3/3648
Abstract: 本发明的触发器电路(11a)包括:输入晶体管(Tr19),该输入晶体管(Tr19)的栅极端子与SB端子相连,源极端子与RB端子相连,漏极端子与第1及第2CMOS电路相连;电源(VSS),该电源(VSS)与第1或第2CMOS电路相连,并在SB信号变为激活时与RB端子相连;以及调整电路(RC)。由此,能够实现触发器及使用该触发器的移位寄存器的小型化,而不会产生误动作。
-
公开(公告)号:CN101965607B
公开(公告)日:2013-08-14
申请号:CN200880113850.5
申请日:2008-08-21
Applicant: 夏普株式会社
CPC classification number: G09G3/3655 , G09G3/3614 , G09G3/3677 , G09G2300/0876 , G09G2310/0286 , G09G2320/0209 , G09G2320/0219 , G11C19/184
Abstract: 一种辅助电容配线驱动电路,驱动有源矩阵型的显示装置的辅助电容配线,由扫描信号线驱动电路的输出来驱动,其特征在于:生成输出级的前级的信号电压的、高电位侧的电源电压(VDD)和低电位侧的电源电压(VSS)中的至少一方(VSS)不同于扫描信号线驱动电路所对应的逻辑电平侧的电源电压(GVSS)。由此,实现即使接收到来自扫描信号线的噪声也能够避免误动作的辅助电容配线驱动电路和具备它的显示装置。
-
公开(公告)号:CN102804254A
公开(公告)日:2012-11-28
申请号:CN201080026978.5
申请日:2010-02-24
Applicant: 夏普株式会社
CPC classification number: G09G3/3655 , G09G3/3614 , G09G3/3677 , G09G2300/0852 , G09G2300/0876
Abstract: 在进行CC驱动的显示驱动电路中,使被供给到源极线的数据信号的极性按每2个水平扫描期间反转,并且使从源极线被写入像素电极的信号电位的变化的朝向按每相邻的2行不同。由此,在进行CC驱动的显示装置中,在进行n线反转驱动的情况下,能够消除显示影像中产生的明暗形成的横线,实现显示品质的提高。
-
公开(公告)号:CN102804253A
公开(公告)日:2012-11-28
申请号:CN201080026970.9
申请日:2010-03-18
Applicant: 夏普株式会社
Abstract: 一种移位寄存器,在使用同时选择信号(AONB)信号来进行多个信号线的同时选择的显示驱动电路中使用,上述移位寄存器的各级包括:置位复位型的触发器;和有选择地获取与该触发器的输出相应的信号来生成本级的输出信号的信号生成电路,上述移位寄存器的各级的输出信号(例如OUTn信号)通过同时选择信号的有效化而变得有效,在进行上述同时选择的期间中有效,上述触发器的输出(Qn信号),在置位用信号(SBn)和复位用信号(Rn)均有效的期间中无效(Low)。这样,能够迅速地进行所有信号线的同时选择和移位寄存器的初始化。
-
公开(公告)号:CN101878592B
公开(公告)日:2012-11-07
申请号:CN200880118024.X
申请日:2008-08-26
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3655 , G09G2310/0286 , G09G2310/0289 , G09G2310/0291 , G11C19/184 , G11C19/28 , H03K17/063 , H03K17/165 , H03K17/693
Abstract: 包括n沟道型的多个晶体管的电路(10)具备:漏极端子被施加VDD、栅极端子被输入输入信号(IN)的晶体管(T1);漏极端子被施加VDD、源极端子连接到输出端子(OUT)、栅极端子连接到晶体管(T1)的源极端子的晶体管(T2);以及设置在节点(n1)与输入时钟信号的时钟端子(CK)之间的电容(C1)。输入到时钟端子(CK)的时钟信号的频率高于从输出端子(OUT)输出的输出信号的频率。由此,提供包括相同导电型晶体管的、能够防止电位电平的降低并输出稳定的信号的半导体装置和具备该半导体装置的显示装置。
-
公开(公告)号:CN102460971A
公开(公告)日:2012-05-16
申请号:CN201080026980.2
申请日:2010-03-26
Applicant: 夏普株式会社
IPC: H03K3/356 , G02F1/133 , G09G3/20 , G11C19/00 , G11C19/28 , H03K17/00 , H03K17/687 , H03K23/00 , G09G3/36
CPC classification number: G09G3/3677 , G09G3/3655 , G09G3/3688 , G09G2300/0876 , G09G2310/0286 , G11C19/28 , H03K3/356104
Abstract: 一种触发器,包括:由P沟道的第一晶体管和N沟道的第二晶体管的栅极端子彼此连接且漏极端子彼此连接而得的第一CMOS电路;由P沟道的第三晶体管和N沟道的第四晶体管的栅极端子彼此连接且漏极端子彼此连接而得的第二CMOS电路;多个输入端子;以及第一输出端子和第二输出端子,第一CMOS电路的栅极侧、第二CMOS电路的漏极侧和第一输出端子连接,并且第二CMOS电路的栅极侧、第一CMOS电路的漏极侧和第二输出端子连接,上述第一晶体管至第四晶体管包括源极端子与上述多个输入端子的一个连接的输入晶体管。根据上述结构,能够实现触发器的小型化。
-
公开(公告)号:CN102460553A
公开(公告)日:2012-05-16
申请号:CN201080025042.0
申请日:2010-02-23
Applicant: 夏普株式会社
CPC classification number: G09G3/3655 , G09G3/3614 , G09G3/3677 , G09G2300/0852 , G09G2300/0876
Abstract: 本发明是驱动设置有CS总线(15)的液晶显示面板(10)的显示驱动电路,具有包含与栅极线(12)的各条对应设置的多级的移位寄存器电路(SR)的移位寄存器(栅极线驱动电路(30)),与各级移位寄存器电路(SR)对应地各设置一个闩锁电路(CSL),并在闩锁电路(CSL)中输入极性信号(CMI),当在移位寄存器电路(SRn)中生成的内部信号(Mn)成为有效时,与该级对应的闩锁电路(CSLn)获取极性信号(CMI)并将其保持,作为CS信号,将闩锁电路(CSLn)的输出(CSOUTn)供给到CS总线,在移位寄存器电路(SRn)生成的内部信号(Mn)在显示视频的最初垂直扫描期间之前成为有效。因此,能够不增大电路面积地提高电源投入时的显示品质。
-
-
-
-
-
-
-
-
-