基于FPGA的集散控制系统中的主处理器及其控制方法

    公开(公告)号:CN105425662B

    公开(公告)日:2019-04-09

    申请号:CN201510751756.4

    申请日:2015-11-06

    Abstract: 为了解决现有技术中基于FPGA的DCS中的主处理器可能因为内部逻辑算法多样性导致运算结果可能出错的技术问题,本发明提供一种能够实现算法变量同步的基于FPGA的集散控制系统中的主处理器及其控制方法。主处理器包括:输入接口模块、算法运算模块、输出接口模块,算法运算模块可以对所述输入接口模块的数据进行并行处理,并且输入接口模块和所述输出接口模块中的数据都设置有数据信号值和数据有效位;主处理器还设置有对主处理器运算周期进行分频处理的分频模块,算法运算模块基于分频模块的时钟信号,对输入接口模块的输入参数进行逻辑运算;因此,可以让主处理器在并行处理输入数据的同时,保证所有变量在整个主处理器运算周期内保持信号同步。

    一种可重用的仿真验证平台及仿真验证方法

    公开(公告)号:CN109472061A

    公开(公告)日:2019-03-15

    申请号:CN201811211120.0

    申请日:2018-10-17

    Abstract: 本发明涉及一种可重用的仿真验证平台及仿真验证方法,属于FPGA产品功能仿真验证技术领域,解决了现有定向测试中存在的人工介入过多、工作量大、验证平台重用性低的问题。包括DUT以及验证组件,验证组件包括参数配置模块、测试用例模块、外存储代理器、通道代理器和MPU功能模型,参数配置模块用于配置其他验证组件的参数;测试用例模块用于接收参数配置模块发送的环境参数,并统一调度外存储代理器、通道代理器、MPU功能模型的激励序列;外存储代理器用于存储DUT内部的寄存器配置数据;通道代理器用于模拟DUT的外部通道;MPU功能模型用于根据测试用例模型的测试需求与DUT进行交互。本发明设计的仿真验证平台具有可重用、易扩展等特点。

    图形组态语言转换方法及装置

    公开(公告)号:CN106933566A

    公开(公告)日:2017-07-07

    申请号:CN201710060383.5

    申请日:2017-01-24

    Abstract: 本发明实施例提供一种图形组态语言转换方法及装置。所述方法包括:获取图形组态源语言,图形组态源语言包括M个图形组态对象的信息,以及M个图形组态对象之间的关系的信息;根据M个图形组态对象之间的关系的信息确定M个图形组态对象之间的层次关系;按照层次关系,依次确定对应的N个图形组态语言层以及每个图形组态语言层对应的图形组态对象;依次对N个图形组态语言层各自对应的图形组态对象进行语言转换,并对转换过程及结果进行正确性验证;若每个图形组态语言层的转换过程及结果均通过正确性验证,则根据转换结果将图形组态源语言翻译为目标语言的程序代码。本发明中,保证了图形组态软件代码生成工具本身的正确性以及生成的代码的质量。

    一种抗高低频冲击的机柜
    68.
    发明公开

    公开(公告)号:CN102970838A

    公开(公告)日:2013-03-13

    申请号:CN201210473881.X

    申请日:2012-11-20

    Abstract: 本发明公开一种抗高低频冲击的机柜,包括外框架和安装在外框架内部的内框架,所述外框架外部包覆有柜板,所述外框架与地面和/或墙壁接触的位置处设置有减震器,所述内框架通过减震器固定在外框架内。本发明将机柜分为独立的外框架和内框架,在内框架与外框架之间、外框架与安装点之间分别通过减振器相连,内外两组减震器均可起到减振抗冲击和抗震的效果。外框架与安装点之间的减震器可对低频的冲击波隔离,而外框架与内框架之间的减震器可对高频率的冲击波隔离,整个机柜的隔振效率能达到80%以上。本发明的机柜整体简洁、重量轻、加工难度低。

    一种用于反应堆保护系统的组态系统

    公开(公告)号:CN101996693B

    公开(公告)日:2012-10-10

    申请号:CN200910249910.2

    申请日:2009-12-04

    CPC classification number: Y02E30/40

    Abstract: 本发明公开了一种用于反应堆保护系统的组态,所述用于反应堆保护系统的组态具有:总控软件CUTE、用于控制逻辑算法组态平台的PADE、用于图形显示组态的平台SAGE、用于下装和校验的软件工具DANCE、用于参数整定的软件工具PATENT、用来存储工程中已定义变量的数据库管理系统、控制逻辑算法组态平台的PADE将算法文件存入总控软件CUTE,总控软件CUTE通过CUTE工程的路径将文件发送给参数整定的软件工具PATENT,参数整定的软件工具PATENT与数据库管理系统交换获得参数变量,数据库管理系统将参数变量信息发送到图形显示组态的平台SAGE并通过屏幕直观显示,图形显示组态的平台SAGE同时还显示出总控软件CUTE通过CUTE工程的路径信息,完成组态后出总控软件CUTE将下装文件发送到下装和校验的软件工具DANCE并实施安装工作。

    一种分析以太网具体丢包分布状态的方法

    公开(公告)号:CN102387039A

    公开(公告)日:2012-03-21

    申请号:CN201110328117.9

    申请日:2011-10-25

    Abstract: 本发明公开一种分析以太网具体丢包分布状态的方法,包括如下步骤:步骤1、在发送方设置一个自动循环的整数值并随周期向接收方发送;步骤2、接收方接收随周期发送的整数值并计算相邻两次周期的整数值差值,同时将结果存储到临时分析存储区;步骤3、在整数值循环周期结束时,对临时分析存储区中的数据进行分析并将分析结果转储到常规数据区,同时清除临时分析存储区的数据以接收下一个循环的差值数据。本方法不仅能够统计一定时间内的丢包情况,还能统计丢包分布,对应错包等情况。

Patent Agency Ranking