一种通用型物联网节点装置及其使用方法

    公开(公告)号:CN108632359A

    公开(公告)日:2018-10-09

    申请号:CN201810325715.2

    申请日:2018-04-12

    Inventor: 张磊 翟乃鹏 王颖

    Abstract: 本发明提出一种通用型物联网节点装置,涉及嵌入式软硬件设计领域,该装置包括主控器,用于控制所述通用型物联网节点装置的数据传输及数据处理;稳压电路,用于将电源电压5V转3.3V稳压电路;充电电路,用于所述通用型物联网节点装置进行充电;蓝牙模块,用于所述通用型物联网节点装置与用户终端进行数据无线传输;充放电模块,用于为所述通用型物联网节点装置提供电量;其中所述主控器、所述稳压电路、所述充电电路、所述蓝牙模块、所述充放电模块互相连通。

    一种基于模式频率统计编码的神经网络处理器及设计方法

    公开(公告)号:CN107092961B

    公开(公告)日:2018-08-28

    申请号:CN201710178680.X

    申请日:2017-03-23

    Abstract: 本发明提出一种基于模式频率统计编码的神经网络处理器及设计方法,涉及神经网络模型计算的硬件加速技术领域,该处理器包括至少一存储单元,用于存储操作指令与运算数据;至少一计算单元,用于执行神经网络计算;以及控制单元,与至少一存储单元、所述至少一计算单元相连,用于经由所述至少一存储单元获得所述至少一存储单元存储的操作指令,并且解析所述操作指令以控制所述至少一计算单元;至少一个数据压缩单元,其中每个所述数据压缩单元与所述至少一计算单元相连,用于压缩根据所述运算数据获取的计算结果,并基于模式频率统计重新编码;至少一数据解压单元,其中每个所述数据解压单元与所述至少一个计算单元相连,用于解压被压缩的运算数据。

    用于神经网络的池化装置和池化方法

    公开(公告)号:CN108376283A

    公开(公告)日:2018-08-07

    申请号:CN201810015196.X

    申请日:2018-01-08

    Abstract: 本发明提供了一种用于神经网络的池化装置和池化方法。该池化装置包括:池化运算单元,用于对输入的神经元进行池化运算;控制单元,用于基于所述池化运算单元的处理能力将池化范围内的神经元划分为多个批次并控制各批次的神经元依次输入至所述池化运算单元进行池化运算。本发明的池化装置和池化方法通过对池化范围内的神经元进行批次划分,能够提高神经网络的计算效率。

    一种包括比特转换装置的神经网络处理器及其方法

    公开(公告)号:CN108345938A

    公开(公告)日:2018-07-31

    申请号:CN201810170612.3

    申请日:2018-03-01

    Abstract: 本发明提供一种神经网络处理器,以及采用所述神经网络处理器对神经网络的数据进行比特转换的方法。所述神经网络处理器中包括比特转换装置,该比特转换装置包括:输入接口、控制单元、数据转换单元、和输出接口;其中,所述控制单元用于产生针对所述数据转换单元的控制信号;所述输入接口用于接收原始数据;所述数据转换单元用于根据所述控制信号对所述原始数据进行比特转换,以将所述原始数据转换为采用更少的比特位数进行表达的比特转换结果;所述输出接口用于将所述比特转换结果输出所述比特转换装置。通过本发明可以减少表达数据所采用的比特位数,降低计算所需的硬件成本、和能耗,提高计算速度。

    一种池化计算装置及方法
    65.
    发明公开

    公开(公告)号:CN108304925A

    公开(公告)日:2018-07-20

    申请号:CN201810014188.3

    申请日:2018-01-08

    Abstract: 本发明涉及一种池化计算装置,包括内部缓存单元,用于接收和暂存神经元数据;池化运算单元,用于对所述内部缓存单元中存储的神经元数据执行池化运算并获得计算结果;池化控制单元,用于控制所述内部缓存单元和所述池化运算单元针对所述内部缓存单元接收的神经元数据执行池化操作。

    一种二值卷积装置及相应的二值卷积神经网络处理器

    公开(公告)号:CN107203808B

    公开(公告)日:2018-06-01

    申请号:CN201710323924.9

    申请日:2017-05-08

    Abstract: 本发明提供一种二值卷积装置及相应的二值卷积神经网络处理器,所述二值卷积装置包括:XNOR门,其以所采用的卷积核中的元素与待卷积数据中的相应元素作为其输入,其中所述卷积核中的元素与所述待卷积数据中的相应元素均为二值形式;累加装置,其将所述XNOR门的输出作为其输入,用于对所述XNOR门的输出进行累加,以输出二值卷积的结果。根据本发明的技术方案,可以在运算过程中减少进行计算的数据的位宽,达到提高运算效率、降低存储容量及能耗的效果。

    一种二值卷积神经网络处理器及其使用方法

    公开(公告)号:CN107153873B

    公开(公告)日:2018-06-01

    申请号:CN201710316252.9

    申请日:2017-05-08

    Abstract: 本发明提供一种二值卷积神经网络处理器,包括:待计算数据存储装置,用于存储二值形式的待卷积数据的元素以及二值形式的卷积核元素;二值卷积装置,用于对所述二值形式的卷积核元素及所述二值形式的待卷积数据中相应的元素进行二值卷积操作;数据调度装置,用于将所述卷积核元素与所述待卷积数据中相应的元素载入所述二值卷积装置;池化装置,用于对卷积所获得的结果进行池化处理;以及归一化装置,用于对经过池化的结果进行归一化操作。

    基于流水线的神经网络处理系统和处理方法

    公开(公告)号:CN107862374A

    公开(公告)日:2018-03-30

    申请号:CN201711033073.0

    申请日:2017-10-30

    Abstract: 本发明提供了一种神经网络处理系统。该处理系统包括:乘法器模块,所述乘法器模块包含构成流水线的多级结构,并用于执行神经网络中待计算的神经元和权值的乘法运算,其中,所述乘法器模块的每一级结构完成所述神经元和权值的乘法运算的子运算;累加器模块,所述累加器模块包含构成流水线的多级结构,并用于对所述乘法器模块的乘法运算结果进行累加运算,以获得神经网络中卷积层的输出神经元,其中,所述累加器模块的每一级结构完成累加运算的子运算;池化单元,用于对所述卷积层的输出神经元进行池化处理;控制单元,用于控制神经网络处理系统中数据的传递。利用本发明的神经网络处理系统能够提高资源利用率和数据处理的速度。

    一种用于针对神经网络执行非线性运算的方法和装置

    公开(公告)号:CN107861916A

    公开(公告)日:2018-03-30

    申请号:CN201711103463.0

    申请日:2017-11-10

    CPC classification number: G06F17/15

    Abstract: 本发明提供一种用于在神经网络中执行非线性函数运算的方法,包括:1)根据所述非线性函数的输入值的范围,划分多个分段区间;2)针对所述多个分段区间中的每一个,将其两个端点值分别作为所述非线性函数的自变量,计算获得与所述分段区间对应的两个因变量;3)将所述计算获得的与所述分段区间对应的所述两个因变量和所述两个自变量作为与所述分段区间对应的线性函数上的两点,计算与每个分段区间对应的线性函数的斜率和截距;4)针对所述多个分段区间中的每一个,存储与其对应的斜率和截距,以用于执行所述非线性函数运算。

    一种用于神经网络处理器的方法

    公开(公告)号:CN107832840A

    公开(公告)日:2018-03-23

    申请号:CN201711054158.7

    申请日:2017-10-31

    Abstract: 本发明提供一种用于神经网络处理器的方法,包括:1)确定所述神经网络处理器的电路构造;2)增加所述电路构造中至少一条路径上的至少一个器件的延时;3)将测试用的数据集作为增加了延时后的所述电路构造的输入,并通过评估所述电路构造的工作状况来获得用于所述神经网络处理器的神经网络权重值。

Patent Agency Ranking