-
公开(公告)号:CN107171728A
公开(公告)日:2017-09-15
申请号:CN201710324018.0
申请日:2017-05-08
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
Abstract: 本发明提供一种1B4B与曼彻斯特编码的正向、反向传输方法及装置、系统,该系统通过在相互独立的正向传输单元和反向传输单元中分别设计编码识别模块、接收和存储模块、发送模块,实现了既适用于采用1B4B编码方式的保护装置的数据传输,也适用于采用曼彻斯特编码方式的保护装置的数据传输,解决了现有技术中针对不同的编码方式的保护装置需要配置不同的接口装置的问题。而且,该系统实现简单,可靠性高。
-
公开(公告)号:CN102930069A
公开(公告)日:2013-02-13
申请号:CN201110447349.6
申请日:2011-12-28
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司 , 国家电网公司
Abstract: 本发明涉及一种用于继电保护的传输通道仿真方法及系统,通过随机误码产生模块、连续误码产生模块、通道延时模块和通道中断模块,模拟出传输通道中的出现的随机误码、连续误码、通道延时和通道中断,能够实现随机误码,连续误码,通道延时,通道中断的任意组合,按时间段组成序列,每个时间段可以由多种组合,随机误码的产生采用乘同余法产生伪随机序列,简单易实现。本发明为现有继电保护各种传输通道提供一种仿真手段,以实现电流差动保护在定检、投运前能够作保护性能试验及通道试验检查。
-
公开(公告)号:CN203365370U
公开(公告)日:2013-12-25
申请号:CN201320366759.2
申请日:2013-06-24
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司
IPC: G01N27/04
Abstract: 本实用新型涉及一种基于数字电位器的可编程增益测量电路,包括由传感器与数字电位器组成的惠斯通电桥,该惠斯通电桥的输出通过一个运算放大器连接到测量电路的输出端。本实用新型的测量电路,采用数字电位器取代传统电位器,电阻阻值调整方便快捷。
-
公开(公告)号:CN203455462U
公开(公告)日:2014-02-26
申请号:CN201320484218.X
申请日:2013-08-08
Applicant: 许继集团有限公司 , 许继电气股份有限公司 , 许昌许继软件技术有限公司
IPC: G01R31/36
Abstract: 本实用新型公开了一种电动汽车动力电池组的绝缘检测装置,该装置包括微控制器、通讯单元及用于连接在串联电池组正负极两端的绝缘检测单元和电压采集单元,该绝缘检测装置不仅可以根据电池组的电压采样信号和采样测量电阻的电压采样信号精确计算出高压正负母线对车身的绝缘电阻值,在绝缘降低或绝缘损坏的情况下准确判断故障位置,从而确定出串联电池组内部具体哪一节电池的正负极柱绝缘异常,同时通过通讯系统的CAN网络把故障信息发送给整车控制器,司乘人员就能及时掌握动力电池组的绝缘情况,在出现绝缘异常的情况下做出及时准确的处理,同时也便于维修人员进行绝缘修复工作。
-
公开(公告)号:CN114461012B
公开(公告)日:2024-05-10
申请号:CN202210083903.5
申请日:2022-01-19
Applicant: 许昌许继软件技术有限公司 , 许继集团有限公司
IPC: G06F1/12
Abstract: 本发明公开了一种嵌入式系统不同时钟域运行时戳获取方法及装置,嵌入式系统包括:时钟域管理模块和同步时戳获取模块,其中方法包括:提供时钟域注册管理接口,来标识时钟域信息;通过周期性的同步时戳获取,对时钟域管理模块内不同时钟域时钟转换计算时所需的基准时戳进行更新;通过周期更新的基准时戳,对时钟域管理模块内不同时钟域间进行同步时戳转换计算时的转换关系进行更新;基于时钟域管理模块,依据一时钟域在预设时刻的实时运行时戳,计算其它时钟域在预设时刻的运行时戳。通过不同时钟域之间的时戳对应关系,实现依据一个时钟域的实时运行时戳,来获取其它时钟域的实时运行时戳,并避免了实时时戳因计算机位数原因翻转导致的计算错误。
-
公开(公告)号:CN113839767A
公开(公告)日:2021-12-24
申请号:CN202111070752.1
申请日:2021-09-13
Applicant: 许昌许继软件技术有限公司
Abstract: 本发明涉及一种多片FPGA系统及其时戳同步方法,通过使用单一时钟源及搭建一个星型结构,保证时钟相位一致、频偏为0;并且同时综合考虑加载完成信号,保证复位释放时间一致;通过对主芯片输出同步脉冲和从芯片输入同步脉冲进行约束,保证同步脉冲同步;通过同步脉冲的设计,保证对时戳计数器实时监视和同步。本发明的技术方案有效解决了多片FPGA协作的工况下时戳同步的问题,并且简单可靠容易实施。
-
公开(公告)号:CN113836048A
公开(公告)日:2021-12-24
申请号:CN202111093096.7
申请日:2021-09-17
Applicant: 许昌许继软件技术有限公司
Abstract: 本发明涉及一种基于FPGA内存动态分配的数据交换方法及装置,采用现场可编程FPGA器件实现以太网二层交换处理业务,采用内存动态分配策略,即使用FPGA内部RAM实现一级缓存单元和二级缓存单元作为转发报文缓存,一级缓存单元缓存二层交换处理后的以太网报文,二级缓存单元动态分配给有报文突发传输的某一个端口。一般情况只使用一级缓存单元作为转发报文缓存,当某端口瞬时流量过大时就申请占用二级缓存单元,报文发完后释放二级缓存单元,二级缓存单元动态分配给瞬时流量大的端口,合理高效的使用了FPGA内部缓存,省掉了常规报文缓存策略需要挂载的SDRAM。
-
公开(公告)号:CN114461012A
公开(公告)日:2022-05-10
申请号:CN202210083903.5
申请日:2022-01-19
Applicant: 许昌许继软件技术有限公司 , 许继集团有限公司
IPC: G06F1/12
Abstract: 本发明公开了一种嵌入式系统不同时钟域运行时戳获取方法及装置,嵌入式系统包括:时钟域管理模块和同步时戳获取模块,其中方法包括:提供时钟域注册管理接口,来标识时钟域信息;通过周期性的同步时戳获取,对时钟域管理模块内不同时钟域时钟转换计算时所需的基准时戳进行更新;通过周期更新的基准时戳,对时钟域管理模块内不同时钟域间进行同步时戳转换计算时的转换关系进行更新;基于时钟域管理模块,依据一时钟域在预设时刻的实时运行时戳,计算其它时钟域在预设时刻的运行时戳。通过不同时钟域之间的时戳对应关系,实现依据一个时钟域的实时运行时戳,来获取其它时钟域的实时运行时戳,并避免了实时时戳因计算机位数原因翻转导致的计算错误。
-
公开(公告)号:CN113839767B
公开(公告)日:2024-08-13
申请号:CN202111070752.1
申请日:2021-09-13
Applicant: 许昌许继软件技术有限公司
Abstract: 本发明涉及一种多片FPGA系统及其时戳同步方法,通过使用单一时钟源及搭建一个星型结构,保证时钟相位一致、频偏为0;并且同时综合考虑加载完成信号,保证复位释放时间一致;通过对主芯片输出同步脉冲和从芯片输入同步脉冲进行约束,保证同步脉冲同步;通过同步脉冲的设计,保证对时戳计数器实时监视和同步。本发明的技术方案有效解决了多片FPGA协作的工况下时戳同步的问题,并且简单可靠容易实施。
-
公开(公告)号:CN113836048B
公开(公告)日:2024-09-06
申请号:CN202111093096.7
申请日:2021-09-17
Applicant: 许昌许继软件技术有限公司
Abstract: 本发明涉及一种基于FPGA内存动态分配的数据交换方法及装置,采用现场可编程FPGA器件实现以太网二层交换处理业务,采用内存动态分配策略,即使用FPGA内部RAM实现一级缓存单元和二级缓存单元作为转发报文缓存,一级缓存单元缓存二层交换处理后的以太网报文,二级缓存单元动态分配给有报文突发传输的某一个端口。一般情况只使用一级缓存单元作为转发报文缓存,当某端口瞬时流量过大时就申请占用二级缓存单元,报文发完后释放二级缓存单元,二级缓存单元动态分配给瞬时流量大的端口,合理高效的使用了FPGA内部缓存,省掉了常规报文缓存策略需要挂载的SDRAM。
-
-
-
-
-
-
-
-
-