-
公开(公告)号:CN101861617B
公开(公告)日:2012-11-28
申请号:CN200880116518.4
申请日:2008-09-02
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3655 , G09G2300/0876 , G09G2310/0286 , G09G2310/08 , G09G2320/0219 , G11C19/184
Abstract: 具备输出源极信号的源极驱动器(20)、输出用于使该行的开关元件导通的栅极信号的栅极驱动器(30)以及输出向根据源极信号的极性所决定的方向(低→高或者高→低)切换电位的CS信号(CSOUT)的CS驱动器(40),第n行的CS驱动器(CSn)基于从第n行栅极驱动器(Gn)输出的第n行栅极信号(GLn)输出第n行CS信号(CSOUT)。由此,提供能够利用简单的结构进行CC驱动的显示驱动电路。
-
公开(公告)号:CN102741937A
公开(公告)日:2012-10-17
申请号:CN201180007991.0
申请日:2011-02-10
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/3677
Abstract: 一种移位寄存器,其包括多级的包含触发器的单位电路,各单位电路基于触发器的输出取入同步信号,由此生成本级的输出信号,在上述触发器中设置有:第一开关和第二开关(11、12);以及将被输入的信号锁存而作为触发器的输出的锁存电路(LC),并且第一移位方向信号(UD)经由第一开关(11)输入锁存电路(LC),且第二移位方向信号(UDB)经由第二开关(12)输入锁存电路(LC),在初级和末级以外的各单位电路中,前一级的输出信号被输入第一开关的控制端子,并且后一级的输出信号被输入第二开关的控制端子。由此,能够减少移位寄存器的元件数,实现移位寄存器的小型化和低成本化。
-
公开(公告)号:CN102576517A
公开(公告)日:2012-07-11
申请号:CN201080046262.1
申请日:2010-06-04
Applicant: 夏普株式会社
CPC classification number: G09G3/3614 , G09G3/3655 , G09G2310/0267
Abstract: 在进行CC驱动的显示装置,将在列方向将视频信号的分辨率转换为2倍进行显示的第一模式,切换为以视频信号的分辨率进行显示的第二模式。在第一模式,向与相邻的2条扫描信号线对应的在列方向相邻的2个像素所包括的各像素电极,供给相同极性且相同灰度等级的信号电位,并且使被写入像素电极的信号电位的变化方向按每相邻的2行而不同(2线反转驱动)。在第二模式,使被写入像素电极的信号电位的变化方向按每相邻的1行而不同(1线反转驱动)。提供如下的显示驱动电路:在进行CC驱动的显示装置,能够不引起显示品质的下降地在第一模式与第二模式之间相互切换,该第一模式是将视频信号的分辨率转换为n倍(n为整数)进行显示的模式,该第二模式是将视频信号的分辨率转换为m倍(m是与n不同的整数)进行显示的模式。
-
公开(公告)号:CN101040440B
公开(公告)日:2012-06-13
申请号:CN200580034828.8
申请日:2005-09-16
Applicant: 夏普株式会社
IPC: H03K19/0175 , G09G3/20 , G02F1/133
CPC classification number: G09G3/3688 , G09G3/3611 , G09G2310/0283 , G09G2310/0289 , H03K3/356104 , H03K19/0016
Abstract: 电平移位器控制电路(10)根据源电平移位器(20)的输出信号(Sx和Sy)的输入定时,生成控制电平移位器(LS1)的电平移位动作的控制信号(ENB1)。作为电平移器(20)的输出信号(Sx和Sy),用互相的输入间隔短于时钟信号(GCK1)的有效期间的信号。电平移位器(LS1)在停止电平移位动作期间,保持输出信号(OUT1)为停止电平移位动作前的状态。从而能降低电平移位器电路的电耗。
-
公开(公告)号:CN102460558A
公开(公告)日:2012-05-16
申请号:CN201080026836.9
申请日:2010-03-18
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3614 , G09G3/3655 , G09G2310/0245 , G09G2310/0286 , G09G2310/063 , G09G2320/0233 , G09G2330/026 , G09G2330/027 , G11C19/28 , H03K3/356182
Abstract: 一种移位寄存器,其在进行多根信号线的同时选择的显示驱动电路中使用,该移位寄存器在各级中包括:具有初始化用端子(INITB)的触发器(FF);和被输入同时选择信号(AONB信号)并使用上述触发器的输出(Q、QB)生成本级的输出信号(OUTB)的信号生成电路,各级的输出信号(OUTB)通过同时选择信号(AONB)的有效化DMJ成为有效并在进行同时选择的期间为有效,触发器的初始化用端子(INITB)、置位用端子(SB)和复位用端子(R)为有效的期间,该触发器(FF)的输出(Q、QB)成为无效,向该触发器的初始化用端子(INITB)输入同时选择信号(AONB信号)。由此能够实现能够将各种驱动器小型化的移位寄存器。
-
公开(公告)号:CN101878592A
公开(公告)日:2010-11-03
申请号:CN200880118024.X
申请日:2008-08-26
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G3/3655 , G09G2310/0286 , G09G2310/0289 , G09G2310/0291 , G11C19/184 , G11C19/28 , H03K17/063 , H03K17/165 , H03K17/693
Abstract: 包括n沟道型的多个晶体管的电路(10)具备:漏极端子被施加VDD、栅极端子被输入输入信号(IN)的晶体管(T1);漏极端子被施加VDD、源极端子连接到输出端子(OUT)、栅极端子连接到晶体管(T1)的源极端子的晶体管(T2);以及设置在节点(n1)与输入时钟信号的时钟端子(CK)之间的电容(C1)。输入到时钟端子(CK)的时钟信号的频率高于从输出端子(OUT)输出的输出信号的频率。由此,提供包括相同导电型晶体管的、能够防止电位电平的降低并输出稳定的信号的半导体装置和具备该半导体装置的显示装置。
-
公开(公告)号:CN101868919A
公开(公告)日:2010-10-20
申请号:CN200880116731.5
申请日:2008-08-19
Applicant: 夏普株式会社
IPC: H03K19/0175 , G09G3/20 , G09G3/36 , H03F1/02 , H03F1/56 , H03K17/687 , H03K19/0185 , H03K19/094
CPC classification number: G09G3/3677 , G09G2310/0291 , G09G2330/021 , H03K19/0013 , H03K19/01714 , H03K19/018507 , H03K19/09441
Abstract: 具备:缓冲器部(32),其具有包括相互串联连接的n沟道型的2个晶体管(4、6)的第1串联电路、包括相互串联连接的n沟道型的2个晶体管(5、7)的第2串联电路以及电容(101);和反转信号生成部(31),其仅采用n沟道型的沟道极性的晶体管(1~3)构成,生成输入信号的反转信号,输入信号输入到晶体管(6)的栅极和晶体管(7)的栅极,由反转信号生成部(31)生成的反转信号输入到晶体管(4)的栅极,从第2串联电路的2个晶体管彼此的连接点(OUT)输出输出信号,由此实现包括单极性沟道晶体管、能够抑制消耗电流并且加大负载的驱动能力的单相输入的缓冲器。
-
公开(公告)号:CN1503274B
公开(公告)日:2010-04-28
申请号:CN200310118347.8
申请日:2003-11-21
Applicant: 夏普株式会社
CPC classification number: G09G3/3688 , G09G3/3607 , G09G3/3648 , G09G2300/0842 , G09G2310/027
Abstract: 在本发明的移位寄存器块中,在构成移位寄存器SR的级联连接而成的多个触发器F/F(1)、F/F(2)、...、F/F(n)中的各触发器F/F之间,各配置1个依次被输入来自该移位寄存器SR的输出信号的波形处理电路WR(1)~WR(n)之中的对应的波形处理电路,移位寄存器SR和波形处理电路WR(1)~WR(n)排列成一条直线。据此,减少了具有移位寄存器块的信号线驱动电路的占有面积,并求得了显示装置的边框部变窄。
-
公开(公告)号:CN100440279C
公开(公告)日:2008-12-03
申请号:CN200510065534.3
申请日:2005-02-05
Applicant: 夏普株式会社
IPC: G09G3/20 , H03K17/693 , G11C19/00
CPC classification number: G09G3/3688 , G11C19/00 , G11C19/28
Abstract: 本发明提供的移位寄存器在每个触发回路(21)处,设置有作为误动作防止回路(22)的相位差检测部(23)和波形时钟信号整形部(24)。相位差检测部(23)可以对各计时时钟信号SCK、SCKB间由于相位偏置产生的波形重合部分实施检测,并且对重合去除后的输出信号A(A1、A2、……)实施生成。波形时钟信号整形部(24)在相对应的触发回路(21)的输出信号Q(Q1、Q2、……)处于高电位状态期间,对由相对应的相位差检测部(23)生成出的输出信号A(A1、A2、……)处于高电位状态的期间实施抽取,并作为输出信号X(X1、X2、……)对位于后段处的触发回路(21)实施置位。如果采用这种构成形式,可以提供出一种即使在输入至移位寄存器处的、彼此相位不同的两个计时时钟信号SCK、SCKB间存在有相位偏差时,也不会出现误动作、可以实施正常动作的移位寄存器,以及配置有这种移位寄存器的显示装置。
-
公开(公告)号:CN101218623A
公开(公告)日:2008-07-09
申请号:CN200680024865.5
申请日:2006-07-11
Applicant: 夏普株式会社
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2310/0245 , G09G2330/02 , G09G2330/027
Abstract: 在各源极总线(11)上具备电荷释放晶体管(31),电荷释放晶体管(31)的极性和像素晶体管(14)的极性相同,像素晶体管(14)的截止电位信号(VSS)被发送给电荷释放晶体管(31)的栅极,在有源矩阵型液晶显示装置的电源关断时,使截止电位信号(VSS)在像素晶体管的导通电位信号(VDDG)达到GND电平电位之前先达到GND电平电位,从而使像素晶体管(14)和电荷释放晶体管(31)成为半导通状态,释放被蓄积在各像素(13)中的电荷。
-
-
-
-
-
-
-
-
-