显示驱动电路、显示装置及显示驱动方法

    公开(公告)号:CN101779233A

    公开(公告)日:2010-07-14

    申请号:CN200880103423.9

    申请日:2008-07-14

    Abstract: 本发明提供一种显示驱动电路及显示驱动方法,所述显示驱动电路包括:栅极线驱动电路,所述栅极线驱动电路输出用于在对上述各行依次分配的水平扫描期间中使该行的开关元件导通的栅极信号(G1、G2、G3、…);源极总线驱动电路,所述源极总线驱动电路输出与各行的水平扫描期间同步发生极性反转的、在同一行的相邻水平扫描期间中极性发生逆转的源极信号(S);以及CS总线驱动电路,所述CS总线驱动电路在各行的水平扫描期间之后,输出将电位向着根据该水平扫描期间中的源极信号(S)的极性而决定的方向(低电平→高电平或者高电平→低电平)进行切换的CS信号(CS1、CS2、CS3、…),CS总线驱动电路在第一帧中输出该CS信号,使得该行的开关元件从导通切换至截止的时刻的CS信号的电位在相邻的行中互不相同。由此,在以线反转驱动为前提的CC驱动中,可消除在开始视频信号的显示的第一帧中的横条纹的发生。

    移位寄存器
    54.
    发明授权

    公开(公告)号:CN107533866B

    公开(公告)日:2020-05-15

    申请号:CN201680024298.7

    申请日:2016-04-21

    Abstract: 移位寄存器的单位电路(11)为了稳定化节点N2的电位设有晶体管Tr8,所述晶体管Tr8具有与节点N2连接的漏极端子、被施加截止电位的源极端子、与输出端子OUT连接的栅极端子。进一步,设有晶体管Tr9,所述晶体管Tr9具有与输出端子OUT连接的漏极端子、被施加截止电位的源极端子、被提供的初始化信号INIT的栅极端子。因此,不管初始化前的晶体管Tr8的状态,在初始化时将节点N2的电位控制为期望的电平,可靠地初始化移位寄存器。

    移位寄存器
    56.
    发明公开

    公开(公告)号:CN107533866A

    公开(公告)日:2018-01-02

    申请号:CN201680024298.7

    申请日:2016-04-21

    Abstract: 移位寄存器的单位电路(11)为了稳定化节点N2的电位设有晶体管Tr8,所述晶体管Tr8具有与节点N2连接的漏极端子、被施加截止电位的源极端子、与输出端子OUT连接的栅极端子。进一步,设有晶体管Tr9,所述晶体管Tr9具有与输出端子OUT连接的漏极端子、被施加截止电位的源极端子、被提供的初始化信号INIT的栅极端子。因此,不管初始化前的晶体管Tr8的状态,在初始化时将节点N2的电位控制为期望的电平,可靠地初始化移位寄存器。

    移位寄存器及显示装置
    58.
    发明授权

    公开(公告)号:CN103098140B

    公开(公告)日:2016-05-25

    申请号:CN201180041595.X

    申请日:2011-08-30

    CPC classification number: G11C19/28 G09G3/3677 G09G2310/0286

    Abstract: 构成移位寄存器的单元电路(11)包括:晶体管(T2),向该晶体管(T2)的漏极端子提供时钟信号(CK),该晶体管的源极端子与输出端子(OUT)相连接;晶体管(T9),若被提供激活状态的全导通控制信号(AON),则该晶体管(T9)向输出端子(OUT)输出导通电压,而若被提供非激活状态的全导通控制信号(AONB),则停止所述导通电压的输出;晶体管(T1),若被提供非激活状态的全导通控制信号(AONB),则该晶体管(T1)基于输入信号(IN)来向晶体管(T2)的控制端子提供导通电压;以及晶体管(T4),若被提供激活状态的全导通控制信号(AON),则该晶体管(T4)向晶体管(T2)的控制端子提供截止电压。由此,提供一种能通过简单的结构来防止全导通动作后的误动作的移位寄存器以及具备该移位寄存器的显示装置。

    移位寄存器、信号线驱动电路、液晶显示装置

    公开(公告)号:CN102741937B

    公开(公告)日:2015-11-25

    申请号:CN201180007991.0

    申请日:2011-02-10

    CPC classification number: G11C19/28 G09G3/3677

    Abstract: 一种移位寄存器,其包括多级的包含触发器的单位电路,各单位电路基于触发器的输出取入同步信号,由此生成本级的输出信号,在上述触发器中设置有:第一开关和第二开关(11、12);以及将被输入的信号锁存而作为触发器的输出的锁存电路(LC),并且第一移位方向信号(UD)经由第一开关(11)输入锁存电路(LC),且第二移位方向信号(UDB)经由第二开关(12)输入锁存电路(LC),在初级和末级以外的各单位电路中,前一级的输出信号被输入第一开关的控制端子,并且后一级的输出信号被输入第二开关的控制端子。由此,能够减少移位寄存器的元件数,实现移位寄存器的小型化和低成本化。

Patent Agency Ranking