-
公开(公告)号:CN1945547A
公开(公告)日:2007-04-11
申请号:CN200610150972.4
申请日:2006-10-31
Applicant: 哈尔滨工业大学
IPC: G06F11/00
Abstract: 一种嵌入式故障注入系统及其方法,它涉及的是对容错式计算机系统进行测试与评估的技术领域。它为了克服现有技术无法真实准确地对计算机系统的可靠性进行测试和评估的问题。它的主控计算机(1)通过ISA总线/串口数据转换CPLD电路(2)、主控FPGA电路(3)与同步控制FPGA电路(4)、注入控制FPGA电路(5)、方向控制FPGA电路(6)、80×86处理器插脚(7)、80×86处理器插座(8)互相数据连接。它的步骤为:(一)启动系统;(二)初始化和自检;(三)发送故障模型参数;(四)设定锁存器的初值;(五)方向控制FPGA电路(6)设定方向;(六)同步控制FPGA电路(4)设定同步数据;(七)注入控制FPGA电路(5)设定注入数据;(八)记录结果;(九)显示结果。本发明能准确的对计算机系统的可靠性进行测试和评估。
-
公开(公告)号:CN2809777Y
公开(公告)日:2006-08-23
申请号:CN200520021266.0
申请日:2005-07-20
Applicant: 哈尔滨工业大学
Abstract: 机动车仪表的显示电路。本实用新型公开一种机动车仪表上用于显示数据参数的电路。它通过给所有移位寄存器串行传输数据,克服了现代的多仪表系统的机动车上采用传统的接口方式成本高、工作的可靠性低的缺陷。它由中央处理器1、n个数码条或八段LED显示器2和n个移位寄存器3组成,n个移位寄存器3串联在一起,位于前端的移位寄存器3的输出端Q连接与其相邻的位于其后端的移位寄存器3的输入端D和一个数码条或八段LED显示器2的数据输入端,1的数据输出端RXD连接位于首端的3的输入端D,1的清零信号输出端CLR分别连接每个移位寄存器3的复位端R,1的时钟信号输出端CLK分别连接每个3的时钟信号输入端CP。
-