片上网络的验证方法、装置、电子设备及可读存储介质

    公开(公告)号:CN119397994A

    公开(公告)日:2025-02-07

    申请号:CN202411987000.5

    申请日:2024-12-31

    Abstract: 本申请提供了一种片上网络的验证方法、装置、电子设备及可读存储介质,包括:响应于输入命令,提取输入命令中携带的第一标签,根据第一标签,从激励组件集合中找到与第一标签匹配的目标第二标签,并获取携带目标第二标签的目标激励组件,激励组件集合包括多个激励组件,每个激励组件携带有第二标签,第二标签用于描述激励组件对应的片上网络片区,在验证平台对片上网络的设计文件进行验证的过程中,编译并运行目标激励组件,获得片上网络片区的验证结果,完成对片上网络片区的验证,可以减少区分激励组件耗费的时间,降低获取目标激励组件的时间,从而提高片上网络片区验证的效率。

    片上网络的数据传输方法、装置、电子设备及存储介质

    公开(公告)号:CN119396767A

    公开(公告)日:2025-02-07

    申请号:CN202411996845.0

    申请日:2024-12-31

    Abstract: 本发明实施例提供一种片上网络的数据传输方法、装置、电子设备及存储介质,该方法包括:将具有空间拓扑的至少两个计算节点划分为多播域;确定接收第一报文的目标节点;根据目标节点所属的目标多播域,在第一报文中添加多播控制字段,得到目标报文;根据多播控制字段和路由算法,确定目标多播域外的第一路由路径;基于第一路由路径将目标报文传输至目标多播域;根据域内掩码字段确定目标多播域内的第二路由路径;基于第二路由路径将目标报文发送至目标节点。在本发明实施例中,可以直接根据报文中添加的多播控制字段确定各个报文的路由路径,降低了片上网络的设计复杂度,有利于提升片上网络的数据净荷比例和数据传输效率。

    一种芯片互联方法、装置、电子设备及存储介质

    公开(公告)号:CN119396764A

    公开(公告)日:2025-02-07

    申请号:CN202411996862.4

    申请日:2024-12-31

    Abstract: 本发明实施例提供一种芯片互联方法、装置、电子设备及存储介质,涉及计算机技术领域,该方法中,获取交换点通过业务网络向目标主节点发送的目标报文;基于目标报文的目标地址,确定目标报文对应的报文类型;通过报文类型对应的目标线路响应目标报文。这样,可以使用交换点通过业务网络处理所有类型的报文,在交换点与主节点之间进行报文类型判定,并通过不同线路处理不同类型的报文,从而交换点无需对不同类型的报文采用不同网络进行处理,有效避免了芯片互联过程中交换点为处理不同类型的报文进行网络切换而导致的路由效率降低,有助于提升芯片互联架构中线路资源的利用率。

    数据处理方法、装置、设备及存储介质

    公开(公告)号:CN119396540A

    公开(公告)日:2025-02-07

    申请号:CN202411997212.1

    申请日:2024-12-31

    Abstract: 本申请提供了一种数据处理方法、装置、电子设备及计算机可读存储介质,包括:按照与第二设备匹配的总线协议传输模式,接收第二设备发送的事务层数据包,事务层数据包包括属性字段,属性字段包括多种字段类型,不同的字段类型用于表征事务层数据包在第一设备中执行时所采用的不同的工作模式,工作模式与第一设备的总线协议传输模式相匹配;根据字段类型,从多种工作模式中选择事务层数据包在第一设备中执行时所采用的工作模式,并将所采用的工作模式作为目标工作模式;按照目标工作模式,控制第一设备对事务层数据包进行数据处理。本申请可以避免资源闲置等待,可以提高数据处理速率,从而提升数据处理性能。

    一种访存方法、处理器、电子设备及可读存储介质

    公开(公告)号:CN118796272B

    公开(公告)日:2024-11-15

    申请号:CN202411287927.8

    申请日:2024-09-13

    Abstract: 本发明实施例提供一种访存方法、处理器、电子设备及可读存储介质,涉及计算机技术领域,本发明实施例保留站对目标向量指令进行拆分,得到第一向量元素,并向缓存单元发送第一向量元素对应的第一读取请求;缓存单元根据第一读取请求携带的源寄存器编号,向保留站返回第一向量元素对应的目标索引值;缓存单元对第一读取请求中携带有相同的源寄存器编号的请求进行合并,得到第二读取请求,并从寄存器堆获取第二读取请求对应的第一寄存器值;保留站在满足第一向量元素的执行条件的情况下,根据目标索引值从缓存单元获取第一向量元素对应的第二寄存器值。本发明实施例降低了寄存器堆的读口压力,提高了处理器的处理频率。

    电路设计的测试方法、装置、设备及存储介质

    公开(公告)号:CN118690699B

    公开(公告)日:2024-11-05

    申请号:CN202411171401.3

    申请日:2024-08-23

    Abstract: 本申请提供了一种电路设计的测试方法、装置、电子设备及计算机可读存储介质,包括:获取模型推理文件,并对模型推理文件进行编译,得到编译文件;将编译文件和模型文件导入临时文件系统,得到操作系统可执行文件;响应于传输任务,通过测试接口外设将操作系统可执行文件传输至硬件电路的内存;测试接口外设和内存是硬件电路的外接设备,硬件电路用于测试待测电路设计;响应于启动命令,根据内存中的操作系统可执行文件,运行待测电路设计和推理程序。本申请可以在不支持存储卡作为外接设备的验证环境中,使用硬件电路的内存提供操作系统和运行模型推理,从而避免利用外接的存储卡执行模型推理。

    指令译码方法、装置、电子设备及可读介质

    公开(公告)号:CN118626147B

    公开(公告)日:2024-11-01

    申请号:CN202411116860.1

    申请日:2024-08-14

    Abstract: 本发明实施例提供一种指令译码方法、装置、电子设备及可读介质,涉及计算机技术领域,该方法中,基于预设的各指令的模式匹配码,识别与待译码指令相匹配的模式匹配码,作为目标匹配码;指令的模式匹配码用于表征指令的操作码以及其他固定内容。基于目标匹配码预先关联的指令相关信息,确定待译码指令的指令名、指令类型以及操作数的操作数类型;各指令的模式匹配码预先关联有各指令的指令相关信息。基于待译码指令的指令类型的类型格式中定义的操作数位域,确定操作数的操作数指示符及操作数内容。基于指令名、指令类型、操作数的操作数类型、操作数指示符及操作数内容,输出指令译码结果。实现了译码操作,提供了更为便捷直观的指令信息。

    分支指令执行结果的预测方法、装置、设备及存储介质

    公开(公告)号:CN118605950B

    公开(公告)日:2024-11-01

    申请号:CN202411053488.4

    申请日:2024-08-01

    Abstract: 本申请提供了一种分支指令执行结果的预测方法、装置、设备及存储介质,涉及分支指令技术领域,由于第一分支目标缓冲器用于将新的分支指令的执行结果更新至新的分支指令对应的表项中,而在第一时间段(例如在处理器的流水线发生冲刷事件后的预设时长内),根据当前时钟周期待预测的第一分支指令的起始地址,获取预设的第一分支目标缓冲器中的第一目标表项,并将第一目标表项确定为第一分支指令对应的预测表项,然后根据预测表项,获取第一分支指令执行的预测结果,以根据预测结果,执行第一分支指令,无需等到未来的时钟周期再进行首次预测,减少了处理器的流水线出现空泡的时长。

    处理器的测试方法、装置、设备及存储介质

    公开(公告)号:CN118626323B

    公开(公告)日:2024-10-11

    申请号:CN202411112114.5

    申请日:2024-08-14

    Abstract: 本申请提供了一种处理器的测试方法、装置、电子设备及计算机可读存储介质,包括:获取配置文件,并确定配置文件中记录的目标指令属性,目标指令属性用于表征需要遍历生成目标指令属性下的所有指令;获取与目标指令属性对应的指令集,以及指令集包括的指令数量,指令集包括目标指令属性关联的所有指令;根据指令集,执行指令数量次循环操作,生成包括目标指令属性下的所有指令的指令序列;通过预设的处理器执行指令序列,获取处理器的测试结果。本申请在执行了指令数量次循环操作后,可以确保生成包括目标指令属性下的所有指令的指令序列,实现了完备性测试对全部指令的覆盖的目的。

    一种一致性验证方法和相关装置
    60.
    发明公开

    公开(公告)号:CN118656280A

    公开(公告)日:2024-09-17

    申请号:CN202410738223.1

    申请日:2024-06-07

    Abstract: 本申请实施例公开了一种一致性验证方法和相关装置,通过EP模块生成初始操作请求,初始操作请求为PCIE信号,通过RC模块对初始操作请求进行格式转换得到待执行操作请求,待执行操作请求为AXI4信号,向待测设备的RNI发送待执行操作请求,以便通过RNI生成操作报文,并向待测设备的HNF发送操作报文,以便通过HNF对待测设备的主机存储空间中的第一目标地址进行操作得到操作结果。这样利用RNI外接I/O设备的特性,通过PCIE设备可以对待测设备发送操作请求,对待测设备的主机存储空间的数据的操作。在对主机存储空间进行操作之后,获取第一目标地址的数据作为第一检测数据,进而确定比对结果。实现对基于CHI协议的待测设备的一致性检测,具有较高的测试效率和准确性。

Patent Agency Ranking