-
公开(公告)号:CN103117853B
公开(公告)日:2016-05-18
申请号:CN201110363860.8
申请日:2011-11-16
Applicant: 航天信息股份有限公司
Abstract: 本发明涉及一种安全存储装置帐户输入及认证方法,包括:通过安全存储装置操作系统在内部建立用户帐户,记录输入的对应PIN码和通过安全存储装置的指纹传感器(3)采集的对应用户指纹信息;连接网络后台服务器,由安全存储装置内部安全芯片(1)和操作系统将用户帐户及其对应PIN码和用户指纹信息的组合传送并保存到网络后台服务器的数据库中;认证时,网络后台服务器获取经安全存储装置获取、传送的用户帐户、PIN码和用户指纹信息的组合,与网络后台服务器自身数据库中的保存数据进行比对,一致则验证通过,利用所述用户指纹信息作为密钥读取安全存储装置中的安全数据进行帐户认证;不一致则验证失败。这种方法适用于多用户和帐户管理。
-
公开(公告)号:CN103780386A
公开(公告)日:2014-05-07
申请号:CN201210407629.9
申请日:2012-10-23
Applicant: 航天信息股份有限公司
IPC: H04L9/32
Abstract: 本发明提供了一种基于身份的盲签名方法和装置。该方法主要包括:签名者选择随机数r∈Zq*,计算U’=rP,Zq*表示1~(q-1)范围内的整数,q为设定的大素数,P为G1的生成元,p为设定的大素数,发送用户随机选择盲化因子α,β∈Zq*,计算U=U’+(α+β)P,a=(α·β·H3(U))H2(m),b=α+β+H2(m),H2、H3是一个单向Hash函数,m是要签密的明文信息。签名者用自己的私钥dID=sQID对消息对(a,b)进行签名,计算V’=a·dID/(r+b),H1是一个单向Hash函数,s为作为主密钥的随机数。接收用户计算V=V’/(α·β·H3(U))=H2(m)·dID/(r+b),V的横坐标x即为消息m的签名。本发明实施例的基于身份的盲签名方法的盲签名消息长度仅仅为椭圆曲线点的横坐标,增加了系统运行的吞吐量。
-
公开(公告)号:CN103116720A
公开(公告)日:2013-05-22
申请号:CN201110363364.2
申请日:2011-11-16
Applicant: 航天信息股份有限公司
Abstract: 本发明涉及一种USB Key装置及其帐户管理和验证使用方法,其中装置包括:USB接口、安全芯片(1)、片内存储模块(15)、指纹算法处理模块(14)、指纹传感器(3)、大容量存储器命令处理及USB传输处理模块(11)、闪存文件管理模块(12)和闪存存储芯片(2);帐户管理方法包括通过USB Key操作系统在内部建立一个以上用户帐户,逐个记录输入的每个帐户对应PIN码和通过USB Key的指纹传感器(3)采集的每个帐户对应用户指纹信息并传送并保存到网络后台服务器的数据库中;验证使用方法包括认证时比对USB Key装置端采集的与网络后台服务器数据库中的用户帐户、PIN码和用户指纹信息。
-
公开(公告)号:CN101819519A
公开(公告)日:2010-09-01
申请号:CN200910078354.7
申请日:2009-02-26
Applicant: 航天信息股份有限公司
IPC: G06F9/38
Abstract: 本发明是一种多功能数字签名电路,其包括:指令接收器、指令调度器、运算控制器、基本运算逻辑单元及数据寄存器,指令接收器接收实现数字签名算法的步骤和完成数字签名算法用到的数据;指令调度器从所述指令接收器中读取指令进行分析,并产生控制所述运算控制器的启始信号;运算控制器接收所述指令调度器产生的启始信号并控制基本运算逻辑单元完成数字签名中的SHA_1摘要、乘、加、减、求逆、点乘、点加计算,并返回完成信号给指令调度器;基本运算逻辑单元与数据寄存器相连,数据在运算控制器的调度下存储于所述数据寄存器,完成数字签名算法的计算,降低了硬件实现的复杂度,节省了成本、加快了签名速度,增强了使用的灵活性。
-
公开(公告)号:CN2864808Y
公开(公告)日:2007-01-31
申请号:CN200520146617.0
申请日:2005-12-23
Applicant: 航天信息股份有限公司
IPC: G06F7/72 , H04L9/30 , G06K19/073
Abstract: 本实用新型是一种椭圆曲线加解密协处理器,其特征在于包括:一个指令译码器;一个运算控制器;一个基本运算控制器;一个基本运算器;寄存器组;I/O缓冲模块;多路选通器;其中:所述指令译码器与运算控制模块和I/O缓冲器相连;所述运算控制器与指令译码器、多路选通器和基本运算控制器分别相连;所述基本运算控制器与运算控制器和基本运算器相连;所述基本运算器与基本运算控制器和多路选通器相连;所述I/O缓冲器与寄存器组和指令译码器相连;所述寄存器组与I/O缓冲器和选通器相连;所述多路选通器与寄存器组和基本运算器相连。本实用新型简化了外部控制,减少了与外部MCU的交互,提高了点乘的运算速度。
-
-
-
-