-
公开(公告)号:CN1591536A
公开(公告)日:2005-03-09
申请号:CN200410074077.X
申请日:2004-09-01
Applicant: 精工爱普生株式会社
Inventor: 森田晶
CPC classification number: G09G3/3688 , G09G2310/027
Abstract: 本发明提供了一种信号输出调整电路(100),包括:译码器(110),用于对从存储器读出的指令数据进行译码;控制寄存器(120),当所述译码器(110)判定所述指令数据为第一指令数据时,设定对应于第一指令数据的控制数据;缓冲器(130),当所述译码器(110)判定所述指令数据为第二指令数据时,存储对应于第二指令数据的控制数据;输出调整电路(140),根据控制寄存器(120)的设定值读出存储在缓冲器(130)的控制数据,并将该控制数据与数据采集信号同步并输出。根据控制寄存器(120)的设定值来设定数据采集信号的倒相输出的可否、以及数据采集信号的输出时序的至少一个。
-
公开(公告)号:CN1577479A
公开(公告)日:2005-02-09
申请号:CN200410069766.1
申请日:2004-07-19
Applicant: 精工爱普生株式会社
Inventor: 森田晶
CPC classification number: G09G3/3688 , G09G2310/027 , G09G2310/0297 , G09G2310/04 , G09G2320/08
Abstract: 本发明披露了一种半导体装置,所述半导体装置根据与控制数据对应的控制信号而被控制,包括:控制寄存器(24),用于设定控制数据;定序器(30),其对存储了第一控制指令的非易失性存储器,进行第一控制指令的读出控制;第一指令总线(60),用于输入从非易失性存储器读出的第一控制指令;第一译码器(50),第一指令总线(60)上的第一控制指令。定序器(30)对非易失性存储器周期性地进行第一控制指令的读出控制,第一译码器(50)每次对被输出到第一指令总线上的第一控制指令进行译码时,在控制寄存器(24)中设定与第一控制指令对应的控制数据。
-
公开(公告)号:CN1577433A
公开(公告)日:2005-02-09
申请号:CN200410069767.6
申请日:2004-07-19
Applicant: 精工爱普生株式会社
Inventor: 森田晶
CPC classification number: G09G3/3655 , G09G3/3696
Abstract: 本发明披露了一种电源电路,从第一低电位侧电压VCOML转换到第一高电位侧电压VCOMH后向隔着电光学物质与像素电极对置的对置电极供电压,在代替第一低电位侧电压VCOML向对置电极提供电位比第一高电位侧电压VCOMH高的第二高电位侧电压VCOMH1之后,向对置电极提供第一高电位侧电压VCOMH。并且,在向对置电极提供第二高电位侧电压VCOMH1之前,可以将第一高电位侧电压VCOMH与第一中间电压VCOMH2中的某一个提供给对置电极。该第一中间电压VCOMH2的电位比第一高电位侧电压VCOMH低,且比第一低电位侧电压VCOML高。
-
公开(公告)号:CN1530906A
公开(公告)日:2004-09-22
申请号:CN200410008428.7
申请日:2004-03-10
Applicant: 精工爱普生株式会社
CPC classification number: G09G3/3648 , G09G3/3688 , G09G2300/0426 , G09G2310/027 , G09G2340/0492
Abstract: 本发明提供了一种驱动数据线的显示驱动器,可实现梳状驱动。显示驱动器(30)包括:灰阶总线(110),其对应于数据线的排列顺序提供灰阶数据;第1和第2双向移位寄存器(140,150),其基于第1和第2移位方向控制信号分别确定移位方向,并基于第1和第2移位时钟信号移位第1和第2移位启动信号;第1和第2数据锁存器(160,170),其基于移位输出锁存灰阶数据;以及数据线驱动电路,其基于锁存数据驱动数据线。
-
公开(公告)号:CN1437085A
公开(公告)日:2003-08-20
申请号:CN03104226.0
申请日:2003-02-08
Applicant: 精工爱普生株式会社
Inventor: 森田晶
CPC classification number: G09G3/3688 , G09G3/2011 , G09G3/32 , G09G3/3233 , G09G3/325 , G09G3/3614 , G09G3/3685 , G09G3/3696 , G09G5/06 , G09G2300/0842 , G09G2300/0861 , G09G2310/0248 , G09G2310/0251 , G09G2310/027 , G09G2310/04 , G09G2320/0276
Abstract: 提供在进行极性反转驱动的场合下,可减小消耗电流的基准电压发生电路、显示驱动电路、显示装置及基准电压发生方法。基准电压发生电路200具有包含正极性用电阻比的第1阶梯形电阻电路212的正极性用阶梯形电阻电路210、包含负极性用电阻比的第2阶梯形电阻电路222的负极性用阶梯形电阻电路220。在第1~第i分割节点ND1~NDi及第(i+1)~第2i分割节点NDi+1~ND2i与第1~第i基准电压输出节点VND1~VNDi之间,分别插入第1~第2i基准电压输出开关电路VSW1~VSW2i。正极性用阶梯形电阻电路210在正极性的极性反转周期生成基准电压V1~Vi,负极性用阶梯形电阻电路220在负极性的极性反转周期生成基准电压V1~Vi。
-
公开(公告)号:CN1392530A
公开(公告)日:2003-01-22
申请号:CN02122869.8
申请日:2002-06-17
Applicant: 精工爱普生株式会社
Inventor: 森田晶
IPC: G09G3/36
CPC classification number: G09G3/3611 , G09G3/3233 , G09G3/325 , G09G3/3688 , G09G2300/0842 , G09G2310/0289
Abstract: 本发明提供了一种通过减小工艺过程尺寸有效降低成本,并有效缩短显示面板开发周期的线驱动电路,采用该线驱动电路的电光装置,以及显示装置。用于液晶显示装置的液晶显示器面板的信号驱动器30具有一个包括一组输入端子282和一组输出端子284。该组输入端子包括用于接收输入信号群的输入/输出电路部分280,该组输出端子用于输出信号群。该输入/输出电路部分280包括一个用于反转通过该组输入端子282输入的输入信号群相位的相位反转电路286,以及用于将其相位反转电路286反转的信号群的低压阻抗电压变换成高压阻抗电压的电平变换器288。能够从信号驱动器30中的多个端子组随意选择输入端子组282和输出端子组284。
-
公开(公告)号:CN1389846A
公开(公告)日:2003-01-08
申请号:CN02122258.4
申请日:2002-06-04
Applicant: 精工爱普生株式会社
Inventor: 森田晶
IPC: G09G3/36
CPC classification number: G09G3/3611 , G09G3/3233 , G09G3/325 , G09G3/3677 , G09G3/3688 , G09G5/14 , G09G2300/0842 , G09G2310/0232 , G09G2310/04 , G09G2330/021
Abstract: 提供兼顾高画质和低功耗、适合于有源矩阵型显示屏的显示控制电路、电光学装置、显示装置和显示控制方法。LCD控制器60包括控制电路62、RAM64、主机I/O66、LCD I/O68。控制电路62包括命令定序器(sequencer)70、命令设定寄存器72、控制信号生成电路74。命令设定寄存器72包括信号驱动器设定寄存器310、扫描驱动器设定寄存器320、控制寄存330。命令定序器70根据主机设定的命令设定寄存器72对信号驱动器30、扫描驱动器50以行块为单位设定显示区域(非显示区域)。LCD控制器60对这些驱动器和电源电路80进行对应于设定的显示区域的图象数据的供给和显示定时控制。
-
公开(公告)号:CN115050336B
公开(公告)日:2024-07-12
申请号:CN202210222243.4
申请日:2022-03-07
Applicant: 精工爱普生株式会社
IPC: G09G3/36
Abstract: 显示系统。将显示的延迟抑制为较小,以接近实时显示。显示系统(1)包含数据处理部(400)和液晶面板(20)。数据处理部(400)将一个帧中的显示数据像素例如划分成2行×2列的4像素的块,对4个显示数据像素的显示数据实施规定的处理,将1/4个像素的数据量的处理数据分成4次的子帧而朝向液晶面板(20)发送。液晶面板(20)的面板像素被划分成2行×2列的4像素的块,在4次的子帧中的子帧f1中,在一个块所包含的4个面板像素中写入基于处理数据的数据信号,在4次的子帧中的子帧f2~f4中,在该一个块所包含的3个面板像素中,按照规定的顺序写入基于处理数据的数据信号。
-
公开(公告)号:CN115050336A
公开(公告)日:2022-09-13
申请号:CN202210222243.4
申请日:2022-03-07
Applicant: 精工爱普生株式会社
IPC: G09G3/36
Abstract: 显示系统。将显示的延迟抑制为较小,以接近实时显示。显示系统(1)包含数据处理部(400)和液晶面板(20)。数据处理部(400)将一个帧中的显示数据像素例如划分成2行×2列的4像素的块,对4个显示数据像素的显示数据实施规定的处理,将1/4个像素的数据量的处理数据分成4次的子帧而朝向液晶面板(20)发送。液晶面板(20)的面板像素被划分成2行×2列的4像素的块,在4次的子帧中的子帧f1中,在一个块所包含的4个面板像素中写入基于处理数据的数据信号,在4次的子帧中的子帧f2~f4中,在该一个块所包含的3个面板像素中,按照规定的顺序写入基于处理数据的数据信号。
-
公开(公告)号:CN105590598B
公开(公告)日:2020-02-18
申请号:CN201510750747.3
申请日:2015-11-06
Applicant: 精工爱普生株式会社
Inventor: 森田晶
Abstract: 本发明涉及一种驱动器以及电子设备。在具有通过电容器的电荷再分配而对电光面板的负载线进行驱动的驱动器的显示装置中,具备对负载线进行驱动的第一驱动电容电路和对D/A转换电路的输出进行驱动的第二驱动电容电路,所述D/A转换电路用于输出与驱动电压相对应的电压,通过对第二驱动电容电路进行控制而将D/A转换电路的输出设定为所需的输出电压,从而使D/A转换电路的输出的置位时间高速化。
-
-
-
-
-
-
-
-
-