-
公开(公告)号:CN117761999A
公开(公告)日:2024-03-26
申请号:CN202311816642.4
申请日:2023-12-26
Applicant: 西克魔迩(北京)科技有限公司 , 浙江赛思电子科技有限公司
Abstract: 本发明公开了一种时差补偿信息的确定方法、装置、存储介质和计算机设备。其中,该方法包括:获取主授时系统在当前时间周期内的主授时信息;响应于主授时信息无效,对主授时系统进行切换;响应于主授时系统成功切换为副授时系统,确定主授时系统与副授时系统之间的时差补偿信息,其中,时差补偿信息为将主授时系统切换为副授时系统时,副授时系统在当前时间周期内的副授时信息所需的时差补偿量。本发明解决了不同授时系统无法进行切换的技术问题。
-
公开(公告)号:CN113220607B
公开(公告)日:2023-05-12
申请号:CN202110579373.9
申请日:2021-05-26
Applicant: 浙江赛思电子科技有限公司
Abstract: 本发明公开了基于FIFO的数据处理方法,包括以下步骤:S1:处理器从外部数据源获取数据量,根据数据量计算总字节数;S2:根据数据量大小,确定数据发送的次数;S3:发送数据和标识符;S4:等待接收方回复标识,如果接收方回复的电平值为高电平,则表明接收方还没有处理完接收到的数据,需要继续等待,直到接收方回复的标识为低电平,说明接收方已经接收完数据并写入FIFO缓存,然后再进行下一次的数据发送;本发明适用于每次发送任务数据数量不固定的场景,发送方和接收方通过各自的标识进行通讯,通过数据同步和发送使能相对于FIFO写时钟完全对应起来,避免了数据写入FIFO缓存的重复或数据丢失问题。
-
公开(公告)号:CN115561988A
公开(公告)日:2023-01-03
申请号:CN202211553213.8
申请日:2022-12-06
Applicant: 浙江赛思电子科技有限公司
IPC: G04F5/14
Abstract: 本申请公开了一种授时终端及其授时系统和方法,应用于时间同步技术领域,授时系统中包括第一原子钟,第二原子钟,控制装置,铷原子钟及时间频率产生器;授时方法应用于控制装置中,包括:根据预设的选取规则,从第一参考时钟信号和第二参考时钟信号之中选取出主参考时钟信号;判断卫星信号是否有效;有效则控制铷原子钟跟踪卫星信号;无效则控制铷原子钟跟踪主参考时钟信号,并确定出用于抵消主参考时钟信号与卫星信号之间的偏差的补偿量;将补偿量发送至时间频率产生器,以通过补偿量对铷原子钟的输出进行补偿,使时间频率产生器产生经过补偿的时间频率信号。应用本申请的方案,实现授时的同时,即便卫星信号无效,也可以进行高精度的守时。
-
公开(公告)号:CN114859685B
公开(公告)日:2022-10-14
申请号:CN202210797177.3
申请日:2022-07-08
Applicant: 浙江赛思电子科技有限公司
Abstract: 本申请公开了一种原子钟异常检测方法、系统、设备及计算机存储介质,获取待检测的目标原子钟的历史状态信息,历史状态信息包括原子钟在预设数量个历史时刻下的状态信息;基于历史状态信息预估目标原子钟在目标时刻下的预估状态信息,目标时刻与最后一个历史时刻间的时间差为预设时间差;获取目标原子钟在目标时刻下的真实状态信息;基于目标时刻下的真实状态信息及目标时刻下的预估状态信息检测目标原子钟是否出现异常,得到对应的异常检测结果。本申请中,基于目标时刻下的真实状态信息及目标时刻下的预估状态信息检测目标原子钟是否出现异常,实现了在无需初始化噪声矩阵的前提下即可对原子钟进行异常检测,效率高且准确性好。
-
公开(公告)号:CN113573402A
公开(公告)日:2021-10-29
申请号:CN202110789527.7
申请日:2021-07-13
Applicant: 浙江赛思电子科技有限公司
Abstract: 本发明属于5G空口授时领域,公开了一种基于卫星和5G空口融合的5G基站高精度授时方法及系统。本发明在5G基站安装接收机,获得北斗系统单向授时时间。同时,5G基站接收来自5G服务器端发送的时间信号,获得两个时间的偏差量。建立偏差校准量模型,获得模型参数。将时间的偏差量和模型参数加载在5G无线信号端,发送给用户。用户获得两类信息,包括5G空口时间信息和时间的偏差量。当5G基站可以接收卫星信号,采用修正5G空口时间信息,获得5G空口用户授时。当5G基站接收不到卫星信息,使用偏差校准量模型,预测一段时间的时间偏差校准量,修正5G空口时间信息,提供给用户授时。
-
公开(公告)号:CN111669173A
公开(公告)日:2020-09-15
申请号:CN202010432070.X
申请日:2020-05-20
Applicant: 浙江赛思电子科技有限公司
Abstract: 本申请的目的是提供一种时间戳鉴相的方法及设备,本申请通过将振荡电路输出的系统时钟作为鉴相器内时间数字转换器的输入时钟;对所述输入时钟打上时间戳,根据所述时间戳确定本地时钟与所述输入时钟的相位差;根据所述相位差调整所述振荡电路输出系统时钟的频率,根据调整后的输出系统时钟的频率调整所述数字转换器的输入时钟。保证了本地时钟和输入时钟的频率稳定,从而减少输入时钟的误差,提高鉴相精确度并大大降低了成本。
-
公开(公告)号:CN110912635A
公开(公告)日:2020-03-24
申请号:CN201911119346.2
申请日:2019-11-15
Applicant: 浙江赛思电子科技有限公司
IPC: H04J3/06
Abstract: 本发明公开了一种基于自定义的高精度时间同步调整实现高精度时间输出的装置和方法,其包括了输入时间差处理模块、时间同步粗调模块、系统时钟数字环模块、时间同步精调模块、时钟时间调整跟踪算法模块、高精度时间输出接口模块。通过输入时间戳采样模块获取输入时间信号和本地高精度时间输出模块输出信号相位采样,取得输入输出时间差数据,然后由时钟时间调整跟踪算法处理模块输出时钟跟踪控制数据,控制系统时钟数字锁相环实现系统时钟频率跟踪,同时输出时间调整控制数据对时间同步粗调模块进行时间调整,然后对粗调模块不能实现的小粒度的剩余调整量通过时间跟踪算法处理模块控制时间同步精调模块,从而实现高精度的时间相位同步。
-
公开(公告)号:CN103269263A
公开(公告)日:2013-08-28
申请号:CN201310183151.0
申请日:2013-05-17
Applicant: 浙江赛思电子科技有限公司
IPC: H04L7/00
Abstract: 本发明公开了一种基于RS422/485时间码协议时钟扩展输出的装置和方法,其包括了自定义的扩展时钟和通信总线交互处理模块、系统时钟处理模块、子钟状态管理信息处理模块、16路独立RS422/485时钟输出处理模块、16路独立RS422/485管理信息处理模块、上游数据总线状态监测模块、系统状态指示模块。其中自定义的扩展时钟和通信总线交互处理模块和系统时钟处理模块是核心,前者处理来自主机框的自定义的扩展时钟和通信总线并提供参考时钟,同时负责整个装置的管理;后者从自定义的总线交互处理模块获取时间、频率和相位信息并据此产生系统的时钟信号。
-
公开(公告)号:CN207836021U
公开(公告)日:2018-09-07
申请号:CN201721808845.9
申请日:2017-12-22
Applicant: 浙江赛思电子科技有限公司
IPC: H05K7/14
Abstract: 本实用新型公开了一种位置可调的时频一体化机箱,包括箱体,所述箱体设有顶板、侧板和底板,位于两侧的侧板同时与顶板和底板一体成型或者固定连接。所述第二定位板呈L型,其具有第二定位板本体。上述第二定位板本体一体延伸形成垂直于第二定位板本体的折弯部。所述侧板在水平方向上等间距地预设有水平方向定位孔,上述水平方向定位孔具有上下两层。上述第二定位板本体具有用于固定安装螺钉的第二定位板本体贯通孔。所述第一定位板具有竖直排列的垂直方向定位孔。本实用新型公开的位置可调的时频一体化机箱,通过微调机箱位置适配各种工况下的待同步行业设备,提高机箱的可扩展性和通用性。
-
-
-
-
-
-
-
-
-