-
公开(公告)号:CN103150987B
公开(公告)日:2015-12-23
申请号:CN201210570692.4
申请日:2012-12-25
Applicant: 友达光电股份有限公司
CPC classification number: G11C19/28 , H03K5/15093
Abstract: 本发明提供一种栅极扫描器驱动电路及其移位寄存器第N级移位寄存器包含上拉单元、驱动单元、第一下拉单元、第二下拉单元及第三下拉单元。该上拉单元用以根据第一时钟信号、第二时钟信号及起始信号提供第一上拉信号。该驱动单元用以根据该第一上拉信号提供驱动信号,及根据该第一时钟信号及该驱动信号提供栅极信号。该第一下拉单元用以根据该第一时钟信号下拉该第一上拉信号。该第二下拉单元用以根据第二上拉信号,下拉该驱动信号。该第三下拉单元用以根据该第二时钟信号,下拉该栅极信号。
-
公开(公告)号:CN103208311B
公开(公告)日:2015-12-02
申请号:CN201310054321.5
申请日:2009-06-26
Applicant: 友达光电股份有限公司
IPC: G11C19/28
CPC classification number: G11C19/28
Abstract: 一种移位寄存器包含多级,{Sn},n=1,2,...,N,N为一正整数。于一实施例中,每级包含一上拉电路、一上拉控制电路、一下拉电路与一下拉控制电路。该上拉电路具有一输入端、一输出端与一输入节点Qn,而输入端用以接收一第一时序信号CK1与一第二时序信号XCK1,输出端则用以响应输出一输出信号On。上拉控制电路电性耦接于输入节点Qn,并当接收到第一输入信号时,则上拉控制电路响应产生一信号,提供至上拉电路的输入节点Qn,进而开启上拉电路。下拉电路电性耦接于输入节点Qn,并提供一第一电压至输入节点Qn与上拉电路的输出端其中之一。下拉控制电路配置以接收第三时序信号CK2与第四时序信号其中之一,并响应产生第一电压,以开启Sn级的下拉控制电路与Sn-1级和Sn+1级其中之一的下拉电路。
-
公开(公告)号:CN102593151B
公开(公告)日:2015-06-17
申请号:CN201210067729.1
申请日:2012-03-12
Applicant: 友达光电股份有限公司
CPC classification number: G09G3/3241 , G09G3/3233 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861
Abstract: 此文件提出一种像素结构、其驱动方法及使用其的自发光显示器。此像素结构使用四个晶体管与两个电容,控制像素结构在同步发光与非同步发光的状况下皆有适当的亮度补偿效果。
-
公开(公告)号:CN102436793B
公开(公告)日:2014-03-12
申请号:CN201110396593.4
申请日:2011-11-29
Applicant: 友达光电股份有限公司
IPC: G09G3/32
CPC classification number: G09G3/14 , G09G3/3233 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861
Abstract: 一种像素电路及其驱动方法,此像素电路包含五个晶体管及二个电容。其驱动方法为将三个控制信号及栅极信号分别地提供至像素电路,并调整前述控制信号的使能状态并保持栅极信号为不使能,使得像素电路的数据重置并得到电压补偿效果,以及使能栅极信号以使像素电路处于数据写入期间,并在数据写入期间将数据电压提供至像素电路以改变用于驱动发光元件的驱动晶体管的端点电压。本发明的像素电路在数据写入期间的全部时段均接收数据电压,能提高实现高速的帧率技术的可行性。
-
公开(公告)号:CN101866619B
公开(公告)日:2013-01-23
申请号:CN201010174640.6
申请日:2010-05-06
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 一种有机发光二极管的像素电路及其显示器与驱动方法。本发明所提出的像素电路是采用3T2C的架构(也就是三颗薄膜晶体管加上二个电容),且其电路态样受到相应的扫描信号与数据信号的驱动后,将可致使像素电路所呈现的亮度仅与数据信号有关,而与驱动发光组件的晶体管的阈值电压、像素电路所接收的系统高电压以及发光组件的阳阴极的跨压无关,从而得以有效地改善/解决有机发光二极管面板显示不均匀性的问题。
-
公开(公告)号:CN101980330B
公开(公告)日:2012-12-05
申请号:CN201010544480.X
申请日:2010-11-04
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 一种有机发光二极管的像素驱动电路包含一第一开关、一第一电容、一晶体管、一第二开关、一第二电容以及一有机发光二极管。像素驱动电路的操作主要包含重置、临界电压补偿、数据写入以及驱动发光四个阶段。像素驱动电路可补偿于晶体管的临界电压,所以有机发光二极管的驱动电流只与数据电压以及参考电压有关。
-
公开(公告)号:CN101778509B
公开(公告)日:2012-11-07
申请号:CN201010004291.3
申请日:2010-01-20
Applicant: 友达光电股份有限公司
Inventor: 蔡宗廷
IPC: H05B37/02
Abstract: 一种发光元件的驱动装置包括一驱动电路、一开关、一电容与一补偿电路。驱动电路具有一控制端与一驱动端,而驱动端连接至一发光元件。驱动电路依据控制端的电压而决定驱动电流。开关的第一端接收一数据电压,开关的第二端连接至发光元件,开关的控制端接收一扫描电压。电容的第一端连接至驱动电路的控制端,而电容的第二端连接至开关的第二端。补偿电路的输出端连接至电容的第一端,补偿电路在开关的导通期间提供一重置电压至电容的第一端。
-
公开(公告)号:CN101976679B
公开(公告)日:2012-06-27
申请号:CN201010276302.3
申请日:2010-09-06
Applicant: 友达光电股份有限公司
CPC classification number: G09G3/3258 , G09G5/10 , H01L27/3269
Abstract: 本发明涉及一种具有光反馈补偿的主动矩阵式有机发光二极管显示器,包含基板与多个像素。前述的像素形成于基板上并配置成矩阵,每一前述这些像素包含驱动晶体管、读取晶体管、有机发光二极管与光感测器。驱动晶体管与读取晶体管形成于基板上。每一前述这些的晶体管具有栅极、漏极与源极。有机发光二极管具有阴极层、阳极层与发光层,发光层形成介于阴极层与阳极层之间。有机发光二极管形成于驱动晶体管与读取晶体管之上,致使有机发光二极管的阳极层电性连接于驱动晶体管的源极。光感测器具有感光层,其中感光层形成介于有机发光二极管的阳极层与读取晶体管的源极之间。
-
公开(公告)号:CN101751860B
公开(公告)日:2012-02-01
申请号:CN201010003417.5
申请日:2010-01-13
Applicant: 友达光电股份有限公司
IPC: G09G3/32
Abstract: 本发明是关于一种具像素数据自我保持机能的有机发光显示装置,其包含电流驱动单元、有机发光二极管以及存储单元。电流驱动单元用来根据其产生的驱动电压以提供驱动电流。有机发光二极管根据驱动电流以产生光输出。存储单元由第一辅助电源电压与第二辅助电源电压控制其运作。当第一辅助电源电压高于第二辅助电源电压时,存储单元被致能以对驱动电压执行电压保持运作。当第二辅助电源电压高于第一辅助电源电压时,存储单元被除能以停止电压保持运作。
-
公开(公告)号:CN101667390B
公开(公告)日:2011-08-24
申请号:CN200910179203.0
申请日:2009-09-29
Applicant: 友达光电股份有限公司
Abstract: 本发明公开一种平面显示器及其栅极驱动方法。所述平面显示器包括有第一与第二像素行、第一至第三栅极线及栅极驱动电路。第一栅极线用以决定是否开启第一像素行的像素中的一部分,第二栅极线用以决定是否开启第一像素行的像素中的另一部分,第三栅极线用以决定是否开启第二像素行的像素的一部分。栅极驱动电路用以分别提供第一、第二及第三栅极驱动脉冲至第一、第二及第三栅极线。其中,第一栅极驱动脉冲与第二栅极驱动脉冲在时间上互不重叠,而第三栅极驱动脉冲与第一栅极驱动脉冲及第二栅极驱动脉冲中的一个存在时间上的部分重叠。
-
-
-
-
-
-
-
-
-