一种交互方法、NVMe设备、HOST及物理机系统

    公开(公告)号:CN106484549A

    公开(公告)日:2017-03-08

    申请号:CN201510547074.1

    申请日:2015-08-31

    Abstract: 本发明提供一种交互方法、NVMe设备、HOST及物理机系统,涉及计算机技术领域,用于实现NVMe设备的热插拔,保证HOST侧与NVMe设备正常交互的前提下,能够有效避免由于SDI卡(NVMe设备)系统复位导致的系统挂死。包括:主机HOST将任务指令写入所述HOST内存中的第一队列中,所述任务指令指示NVMe设备将执行的操作;NVMe设备为与HOST通过PCIe总线进行交互的外围设备;HOST将触发标识写入HOST内存中的第二队列;触发标识代表HOST已确认将与NVMe设备进行交互,交互为NVMe设备执行操作需要与HOST进行的交互;HOST确认操作已完成,则将完成标识写入第一队列,完成标识代表HOST已确认交互已完成。

    数据处理方法及装置、PCI-E总线系统、服务器

    公开(公告)号:CN102393838B

    公开(公告)日:2015-03-11

    申请号:CN201110185059.9

    申请日:2011-07-04

    Inventor: 方帆 俞柏峰

    CPC classification number: G06F3/0604 G06F13/1668 G06F2213/0026

    Abstract: 本发明实施例提供一种数据处理方法及装置、PCI-E总线系统、服务器,方法包括:配置PCI-E设备的PCI-E内存的地址信息,以使所述PCI-E设备将接收到的数据存储到所述PCI-E内存中;控制CPU访问所述PCI-E内存中存储的所述数据,以使所述CPU对该数据进行处理。本发明实施例能够避免现有技术中由于PCI-E设备将接收到的数据存储到其他CPU的内存中而导致的访问PCI-E设备接收到的数据时会占用与其他CPU之间总线的部分带宽,以及占用其他CPU访问对应的内存的总线的问题,从而提高了CPU的利用率。

    共享闪存的方法、控制器及系统

    公开(公告)号:CN103907108A

    公开(公告)日:2014-07-02

    申请号:CN201280002250.8

    申请日:2012-10-25

    CPC classification number: G06F9/5016 Y02D10/22

    Abstract: 共享闪存的方法、控制器及系统,该方法应用在包含至少两个处理器的系统中,所述系统还包含控制器以及至少一个FLASH,所述FLASH的数量少于所述处理器的数量,所述控制器包含为每个所述处理器分配的缓存,该方法包括:控制器从FLASH中为每个处理器读取初始化指令;将读取到的所述初始化指令写入为每个处理器分配的缓存中,以使所述每个处理器从为其分配的缓存中读取所述初始化指令。本发明实施例通过在系统中设置少于处理器数量的FLASH,从而节省了系统空间;并且由于本发明实施例通过系统中已有的控制器上的缓存资源,代替现有技术中与处理器数量一致的FLASH完成对所有处理器的初始化操作,从而降低了整个系统的功耗。

    一种远端直接内存访问实现方法、装置及系统

    公开(公告)号:CN103902486A

    公开(公告)日:2014-07-02

    申请号:CN201410139261.1

    申请日:2014-04-08

    Abstract: 一种远端直接内存访问实现方法、装置及系统,用于包括本端和对端的内存访问系统,所述本端和所述对端包括各自的中央处理器CPU和RDMA模块,所述CPU和所述RDMA模块之间通过快速通路互联QPI相连,所述对端的RDMA模块在接收到所述本端的RDMA模块发起的RDMA请求报文时,能够将RDMA请求报文转换为QPI数据请求,从而使得参与远端直接内存访问的对端的CPU能够快速从所述对端的RDMA模块获取QPI数据请求,避免了使用PCIE总线与CPU进行通信带来的时延,使得数据请求得到快速响应。

    无线接入系统及无线业务处理方法

    公开(公告)号:CN102685934B

    公开(公告)日:2014-06-25

    申请号:CN201110434617.0

    申请日:2011-12-22

    Abstract: 本发明提供一种无线接入系统及无线业务处理方法。本发明通过集中设置BBU服务器,能够解决现有技术中由于BBU独立处理基站下小区的信号而导致的BBU能够处理的业务数量受到限制的问题,例如:当某个小区的负载增大到当前的BBU无法处理时,必须通过增加新的BBU来处理该小区增加的负载或者更换当前的BBU为一处理能力更大的BBU的问题;以及当某个小区的负载降低时,当前的BBU的空闲处理能力也无法处理其他基站下小区的信号的问题。使得在一个节点能够完成现有技术中多个BBU的信号处理,所有小区的负载共享BBU服务器的处理能力,从而进一步提高了BBU服务器的利用率。同时,由于BBU服务器集中设置,使得BBU服务器的维护方便和成本较低。

    虚拟资源管理方法、系统及装置

    公开(公告)号:CN102317914B

    公开(公告)日:2013-10-09

    申请号:CN201180001516.2

    申请日:2011-08-01

    Inventor: 陈奔 俞柏峰

    CPC classification number: G06F9/5094 G06F9/5077 Y02D10/22

    Abstract: 一种虚拟资源管理方法、系统及设备,应用于通信技术领域。该虚拟资源管理方法包括:在远端节点上运行输入输出I/O域,如果远端节点需要进入休眠状态,则获取远端节点上运行输入输出I/O域所占用处理器核的信息;远端节点在休眠状态停止运行I/O域;根据获取的处理器核的信息,将对应处理器核的资源归属到虚拟资源池中,以使该处理器核可用于进行业务处理。实现了对虚拟资源的管理。

    一种硬件资源保护方法和系统以及虚拟机管理器

    公开(公告)号:CN103270491A

    公开(公告)日:2013-08-28

    申请号:CN201180058592.7

    申请日:2011-12-06

    Inventor: 俞柏峰

    CPC classification number: G06F9/45558 G06F2009/45583

    Abstract: 本发明实施例提供了一种硬件资源保护方法和系统以及虚拟机管理器,涉及计算机领域,所述方法包括:虚拟机管理器监控硬件资源,当检测到应用程序访问所述硬件资源时,触发虚拟机退出,由所述虚拟机管理器接管系统控制权;虚拟机管理器判断所述应用程序的操作是否合法,如果合法,允许所述应用程序访问所述硬件资源,如果非法,禁止所述应用程序访问所述硬件资源。所述虚拟机管理器包括:监控模块和判断模块。所述系统包括:虚拟机管理器、硬件资源、和虚拟机。本发明通过上述方案,达到了利用虚拟化技术实现硬件资源保护的目的,摆脱了硬件资源保护对专门硬件设备的依赖,提高了使用灵活度,降低了成本。

    对PCIE设备进行时间同步的方法、装置和系统

    公开(公告)号:CN103210689A

    公开(公告)日:2013-07-17

    申请号:CN201180001570.7

    申请日:2011-08-11

    Inventor: 许慧锋 俞柏峰

    CPC classification number: H04W56/00

    Abstract: 本发明实施例提供了一种对PCIE(PCI Express,标准外设扩展接口)设备进行时间同步的方法、装置和系统。该方法主要包括:PCIE设备通过硬件接口接收时钟源设备发送过来的时间同步信号,所述PCIE设备对所述时间同步信号进行解析,获取所述时间同步信号中携带的时钟信息,将所述时钟信息作为PCIE设备的时钟,从而实现了多个PCIE设备之间的时钟同步。利用本发明实施例,可以满足PCIE设备对时钟同步或时间同步的需求,支持PCIE设备接入同步网络,支持PCIE设备作为全局时钟源,降低目前无线通信设备对GPS的需求,提高系统的可靠性与安全性,降低了系统成本,易于维护。

    无线接入系统及无线业务处理方法

    公开(公告)号:CN102685934A

    公开(公告)日:2012-09-19

    申请号:CN201110434617.0

    申请日:2011-12-22

    Abstract: 本发明提供一种无线接入系统及无线业务处理方法。本发明通过集中设置BBU服务器,能够解决现有技术中由于BBU独立处理基站下小区的信号而导致的BBU能够处理的业务数量受到限制的问题,例如:当某个小区的负载增大到当前的BBU无法处理时,必须通过增加新的BBU来处理该小区增加的负载或者更换当前的BBU为一处理能力更大的BBU的问题;以及当某个小区的负载降低时,当前的BBU的空闲处理能力也无法处理其他基站下小区的信号的问题。使得在一个节点能够完成现有技术中多个BBU的信号处理,所有小区的负载共享BBU服务器的处理能力,从而进一步提高了BBU服务器的利用率。同时,由于BBU服务器集中设置,使得BBU服务器的维护方便和成本较低。

    数据处理方法及装置、PCI-E总线系统、服务器

    公开(公告)号:CN102393838A

    公开(公告)日:2012-03-28

    申请号:CN201110185059.9

    申请日:2011-07-04

    Inventor: 方帆 俞柏峰

    CPC classification number: G06F3/0604 G06F13/1668 G06F2213/0026

    Abstract: 本发明实施例提供一种数据处理方法及装置、PCI-E总线系统、服务器,方法包括:配置PCI-E设备的PCI-E内存的地址信息,以使所述PCI-E设备将接收到的数据存储到所述PCI-E内存中;控制CPU访问所述PCI-E内存中存储的所述数据,以使所述CPU对该数据进行处理。本发明实施例能够避免现有技术中由于PCI-E设备将接收到的数据存储到其他CPU的内存中而导致的访问PCI-E设备接收到的数据时会占用与其他CPU之间总线的部分带宽,以及占用其他CPU访问对应的内存的总线的问题,从而提高了CPU的利用率。

Patent Agency Ranking