一种并行提升9/7小波基的VLSI结构

    公开(公告)号:CN101059866A

    公开(公告)日:2007-10-24

    申请号:CN200710052272.6

    申请日:2007-05-23

    Abstract: 一种并行提升9/7小波基的VLSI结构,属于图像压缩处理中的小波变换领域,目的在于有效减少所需的硬件资源,提高最大工作频率,以适于高速、硬件资源要求比较严格的应用场合。本发明包括四个实现不同提升步骤的处理单元,各处理单元由乘法器,加法器,反相器和延时寄存器组成,其中提升系数 a=-4,b=12,c=-16/5,,。为了缩短结构的关键路径,本发明可以在不同的处理单元之间加入流水线寄存器来减小关键路径延时。本发明与传统的9/7小波基VLSI结构具有类似的压缩性能,但是具有最小的硬件资源和最短的关键路径延时,可有效地应用于各种高速、硬件资源要求比较严格的各种系统中。

    一种并行二维离散小波变换电路

    公开(公告)号:CN1317897C

    公开(公告)日:2007-05-23

    申请号:CN200410060920.9

    申请日:2004-09-28

    Abstract: 一种并行二维离散小波变换电路,属于图像数据处理技术领域,特别涉及并行二维离散小波变换的硬件实现。目的在于减少硬件成本和系统延时,并基于线扫描输入条件以超大规模集成电路(VLSI)结构设计实现并行快速直接二维离散小波变换,本发明包括依次电信号连接的选择器、数据串/并转换接口电路、主变换电路;主变换电路为2输入/2输出结构,包括一个水平滤波器、与之连接的并行的第一垂直滤波器和第二垂直滤波器,第一垂直滤波器和第二垂直滤波器输出连接输出系数规整单元,水平滤波器为2输入/2输出结构,各垂直滤波器为单输入/单输出结构,输出系数规整单元的一个输出电信号连接到外部存储器、后者输出至选择器的一个输入端。

    一种二维小波变换集成电路结构

    公开(公告)号:CN201111042Y

    公开(公告)日:2008-09-03

    申请号:CN200720088833.3

    申请日:2007-12-07

    Abstract: 一种二维小波变换集成电路结构,属于超大规模集成电路设计技术和图像处理、图像压缩处理技术中的小波变换领域,目的在于提高整个变换电路结构的响应速度和输出速率。本实用新型包括串并转换电路、一维行滤波电路和一维列滤波电路,串并转换电路将输入的图像数据,转换为并行数据送到一维行滤波电路;一维行滤波电路在单位内部时钟周期内输出四个行滤波系数到两个一维列滤波电路;两个一维列滤波电路完成整个列滤波运算并输出结果。本实用新型与传统的方法相比,消耗较短的计算时间,较少的内部存储器和较短的输出延时,具有系统响应快,输出速率高等特点,适应于高速运算等应用场合。

Patent Agency Ranking