-
公开(公告)号:CN201429841Y
公开(公告)日:2010-03-24
申请号:CN200920109020.7
申请日:2009-06-29
Applicant: 北京理工大学
Abstract: 本实用新型涉及一种FPGA信号处理板,属于数字信号处理技术领域。该处理板包括一个电源模块、四个FPGA处理子模块、一个FPGA收发模块、一个互联芯片组模块和一个FPGA加载模块,FPGA处理子模块和FPGA收发模块采用全互联方式连接,每两个模块间的互联带宽高达1.6B/s。本处理板通过PCI总线、RapidIO总线以及源同步接口实现了对外的多种高速接口,并搭载了容量为4GB的DDR SDRAM,存储带宽高达10688MB/s。采用DSP+CPLD+NAND的配置组合使板上FPGA具有灵活的配置方式。本实用新型适合应用于信号处理实时性要求苛刻的场合,如雷达信号处理、图像处理、通讯基站等。
-
公开(公告)号:CN201429702Y
公开(公告)日:2010-03-24
申请号:CN200920109018.X
申请日:2009-06-29
Applicant: 北京理工大学
IPC: G01S7/02 , G05B19/042
Abstract: 本实用新型涉及一种双模式信号采集板,属于数据采集技术领域。该采集板包括包括电源模块、时钟模块、功分器模块、ADC模块、多路分配模块、数据预处理模块、数据缓存模块、控制接口模块和主控模块,可以实现两种模式数据采集、多种触发方式控制、数据缓存、数据预处理、数据传输等功能。解决了在GSPS数据采集速率下的通道间同步、多种触发方式控制、数据预处理以及传输、数据缓存、时钟网络分布难于实现的问题,还解决了利用两片2GSPS采样率的ADC芯片实现交织采样的技术问题。适合应用于SAR雷达回波信号采集、雷达信号侦察接收、储频干扰、软件无线电等对采样速率、输入带宽要求极高的数据采集场合。
-
公开(公告)号:CN201465110U
公开(公告)日:2010-05-12
申请号:CN200920109019.4
申请日:2009-06-29
Applicant: 北京理工大学
Abstract: 本实用新型涉及一种32通道同步信号采集板,属于数据采集技术领域。该采集板包括:模拟信号输入接口模块、多路时钟分配模块、数模转换模块、采集控制和处理传输模块、存储模块和电源模块,具有最高65MSPS的采样率,325MHz的模拟输入带宽,可同时对32路中频模拟信号进行同步采集和预处理,实现了高采样率和多通道同步信号采集,并解决了高速数据传输和大容量数据存储困难的问题。
-
公开(公告)号:CN201465094U
公开(公告)日:2010-05-12
申请号:CN200920109022.6
申请日:2009-06-29
Applicant: 北京理工大学
IPC: G06F3/06
Abstract: 本实用新型涉及一种基于NAND的存储板,属于数据存储技术领域。该存储板通过FPGA实现了12个NAND控制器子模块完成对96片NAND的并行流水访问,达到单板最大384GB容量、存储带宽562.5MB/s的数据存储板卡,并且能够通过上位机实现对数据存储过程的控制和对NAND芯片的访问。本实用新型板卡基于标准CPCI协议,易于系统集成,构建高速数据采集系统,可应用于雷达、电子对抗等领域对数据存储带宽以及存储容量要求较高的场合。
-
-
-