一种超导并行寄存器堆装置

    公开(公告)号:CN112114875A

    公开(公告)日:2020-12-22

    申请号:CN202010876462.5

    申请日:2020-08-27

    Abstract: 提供一种超导并行寄存器堆装置,该装置包括N个寄存器组,其中N为大于等于2的整数,该N个寄存器组分别包括用于接收数据输入的数据输入端,用于接收写数据地址的写地址输入端,用于接收写使能信号的写使能端,用于接收时钟信号的时钟输入端,用于接收读数据地址的读地址输入端以及用于将数据输出的数据输出端;其中,该N个寄存器组的数据输入端连接在一起,该N个寄存器组的写地址输入端连接在一起,以及该N个寄存器组的写使能端连接在一起。

    生成面向超导RSFQ电路的多扇出时钟信号的方法

    公开(公告)号:CN111950215A

    公开(公告)日:2020-11-17

    申请号:CN202010703091.0

    申请日:2020-07-21

    Abstract: 提供一种生成面向超导RSFQ电路的多扇出时钟信号的方法,其中N是扇出时钟信号的数量,N个扇出时钟信号的每一个与从时钟源点到时钟端点所经过的由SPL构成的分支路径相对应,由SPL构成的分支路径构成SPL树,所述方法包括:建立高度P为1的SPL树,将其存入集合R;根据N计算SPL树的最大高度Pmax;自底向上逐层建立SPL树,每次迭代P增加1,直到P>Pmax,并将所得到的SPL树存入集合R中;选择所述集合R中叶节点数为N的树构成最优解;根据所述最优解确定多扇出时钟信号的由SPL构成的分支路径;其中,高度为P的树是由所述集合R中高度为P-1的子树组成的。

    超导接口异步采集装置
    43.
    发明公开

    公开(公告)号:CN111427810A

    公开(公告)日:2020-07-17

    申请号:CN202010186250.4

    申请日:2020-03-17

    Abstract: 本发明提供一种超导接口异步采集装置,该装置包括:RDFF、第一NDRO以及控制模块,其中RDFF包括:数据输入端,用于接收外部输入数据;时钟输入端,用于接收使能信号,RDFF根据使能信号控制RDFF的数据输出;以及数据输出端,用于将其输出信号输出至第一NDRO的数据输入端;第一NDRO包括:数据输入端,用于接收RDFF输出的数据;以及时钟输入端,用于接收第一时钟信号;其中第一NDRO基于使能信号和第一时钟信号将从RDFF所接收的数据进行输出;控制模块用于接收外部清零信号,并且根据外部清零信号和第一时钟信号生成控制信号,传输到RDFF的重置端。

    一种操作系统进程识别跟踪及信息获取的方法和装置

    公开(公告)号:CN104007956A

    公开(公告)日:2014-08-27

    申请号:CN201310062081.3

    申请日:2013-02-27

    CPC classification number: G06F11/3466 G06F2201/815 G06F2201/865

    Abstract: 本发明的实施例提供了一种操作系统进程识别跟踪及信息获取的方法和装置,涉及软件技术领域,能够在虚拟环境下有效地获取客户操作系统当前进程信息。该方法包括:识别客户操作系统当前进程,获取当前的寄存器现场信息;生成客户操作系统当前进程控制块字段偏移知识信息;通过当前的寄存器现场信息计算客户操作系统当前进程控制块基地址;根据客户操作系统当前进程控制块基地址和客户操作系统当前进程控制块字段偏移知识信息,利用进程信息获取函数读取客户操作系统当前进程信息。本发明应用于虚拟化环境下客户操作系统当前进程信息的获取。

    SOC架构下的高速总线动态变频装置和处理器核接口

    公开(公告)号:CN1661576B

    公开(公告)日:2010-04-28

    申请号:CN200410003417.X

    申请日:2004-02-25

    Inventor: 张志敏 吴登峰

    Abstract: 本发明公开了一种SOC架构下的高速总线动态变频装置和处理器核接口。该变频装置包括提供时钟电路、总线频率发生器、选频寄存器和同步时钟。选频寄存器内存储有分频关系值,同步时钟将分频关系值同步后发送给总线频率发生器分频信号,时钟电路向总线频率发生器提供总线基准频率,总线频率发生器接收分频信号将总线基准频率分频后提供总线频率。本发明的处理器核接口包括一个状态处理机,状态处理机接收总线和处理器核的工作状态信号以控制处理器核进行总线操作。本发明的总线动态变频装置可以实现总线频率的动态变频,供总线在不同的负载下使用,合理利用功耗并节省电能,包含状态处理机的处理器核接口可以让处理器核适应总线变快或变慢的节奏。

    直接存储器访问传输装置及其方法

    公开(公告)号:CN100369023C

    公开(公告)日:2008-02-13

    申请号:CN200410003418.4

    申请日:2004-02-25

    Inventor: 张志敏

    Abstract: 本发明提供一种直接存储器访问传输装置及其方法,包括一缓冲区、一门拴值控制模块、APB总线接口、WB总线接口和控制电路模块,所述控制电路模块中的寄存器控制所述门拴值控制模块中的门拴值的设置,通过设置门栓值来决定所述直接存储器访问传输装置传送数据的快慢适配,通过本发明公开的一种直接存储器访问传输装置及其方法,提高了高速总线与低速总线之间的数据传输效率,采用多个DMA装置时,对总线传送效率影响不明显,从总体上提高了SOC芯片性能。

    一种星载处理平台数据回传方法及装置

    公开(公告)号:CN118573268A

    公开(公告)日:2024-08-30

    申请号:CN202410778111.9

    申请日:2024-06-17

    Abstract: 本发明提出一种星载处理平台数据回传方法和装置,包括:数据发送卫星采集其星载处理平台的状态数据和/或计算结果,并根据指定格式生成日志文件;该数据发送卫星的系统服务单元通过解析该日志文件,生成待回传数据并将其封装为数据传输帧,该数据发送卫星将该数据帧发送至中继卫星;该中继卫星转发该数据传输帧至地面信关站。与传统的天地通信相比,低轨卫星利用中继卫星通过北斗短报文将智能载荷的计算结果传回地面的方法,具备更快的时效性。

    针对低温多芯片计算系统的模拟方法及其系统

    公开(公告)号:CN115374732A

    公开(公告)日:2022-11-22

    申请号:CN202210880357.8

    申请日:2022-07-25

    Abstract: 本申请公开了一种针对低温多芯片计算系统的模拟方法,方法包括:跨温区多芯片模拟通信系统搭建步骤、低温多芯片功能模拟步骤及低温多芯片时序模拟步骤;搭建相互通信连接的低温多芯片计算系统及室温数据通信系统,基于多种芯片的设计规范,行为级模拟描述低温中用于计算的多种芯片的功能以及多种芯片之间交互运行功能,并模拟多种芯片的输出执行结果;基于多种芯片的设计规范,模拟低温下各芯片内部的周期工作时序,并模拟多种芯片间的通信协议,以模拟低温多芯片计算系统的时序,并验证各个时序的正确性。本发明针对复杂的低温多芯片计算进行仿真和模拟,以便在流片前通过仿真调试及早发现系统问题并进行修改。

    板间通信接口系统
    50.
    发明公开

    公开(公告)号:CN115296742A

    公开(公告)日:2022-11-04

    申请号:CN202210764461.0

    申请日:2022-06-29

    Abstract: 本发明提出一种板间通信接口系统,包括:多个光纤通信单元,多个光纤通信单元之间通过光纤互联;每一个所述光纤通信单元均配置有光纤通信模块作为通信接口,还配置有Aurora协议IP核模块,与所述光纤通信模块互联。该系统基于Aurora协议实现光纤通信互联,满足了高速率和大容量等需求,使得数据在跨板卡之间也能高效、正确传输,提高传输速率,实现了远距离数据传输,消除了在电磁环境中外部设备对超导设备造成的干扰。

Patent Agency Ranking