-
公开(公告)号:CN110419166B
公开(公告)日:2023-03-28
申请号:CN201780087800.3
申请日:2017-03-09
Applicant: 三菱电机株式会社
Abstract: 具有用于对多个纠错码序列进行编码的编码电路的纠错装置,构成为并列地连接多个编码电路,对作为1个以上的系统而输入的有效载荷中的任何有效载荷,都针对传输速率的不同调整输出总线宽度和动作时钟的频率,从而利用由多个构成的全部编码电路执行多个纠错码序列的编码处理。
-
公开(公告)号:CN115336182A
公开(公告)日:2022-11-11
申请号:CN202180024416.5
申请日:2021-02-09
Applicant: 三菱电机株式会社
Abstract: 一种纠错编码装置(100A),该纠错编码装置(100A)将以m比特并行的方式输入的m比特×n符号的帧作为纠错码序列而进行纠错编码,其中,m和n为正整数,该纠错编码装置(100A)具备:纠错编码电路(2),其将包含已知比特的m比特×n符号作为信息比特而进行纠错编码,生成纠错编码的奇偶校验比特,其中,该已知比特在纠错码序列中被分配给规定的比特序列;以及选择器(4),其将纠错码序列的已知比特置换为奇偶校验比特。
-
公开(公告)号:CN113940007A
公开(公告)日:2022-01-14
申请号:CN201980097206.1
申请日:2019-06-13
Applicant: 三菱电机株式会社
Abstract: 作为解码装置的解码器(1)具备:纠错解码部(12),其执行纠错解码处理,在该纠错解码处理中,针对进行了空间耦合低密度奇偶校验编码后的接收数据,以解码参数所示的窗口大小和解码重复数重复进行解码处理;以及解码参数控制部(14),其基于在重复执行的解码处理中得到的解码结果来更新解码参数。
-
公开(公告)号:CN112136276A
公开(公告)日:2020-12-25
申请号:CN201880093553.2
申请日:2018-05-29
Applicant: 三菱电机株式会社
IPC: H03M13/19
Abstract: 本发明所涉及的发送机(10)的特征在于,具备:编码部(11),通过使用校验矩阵进行低密度奇偶校验码的编码来生成码字,能够在包括多个循环置换矩阵的第1编码率的第1校验矩阵和比第1编码率小的第2编码率的第2校验矩阵之间切换在码字的生成中使用的校验矩阵,通过对第1校验矩阵的确定的位置的循环置换矩阵进行掩码操作并且追加列权重为阈值以下的行,生成第2校验矩阵;以及发送部(12),发送码字。
-
公开(公告)号:CN108028668A
公开(公告)日:2018-05-11
申请号:CN201580082885.7
申请日:2015-09-07
Applicant: 三菱电机株式会社
IPC: H03M13/27
CPC classification number: H04L1/0071 , H03M13/2703 , H03M13/2792 , H03M13/2796 , H03M13/6508 , H03M13/6561 , H03M13/6563 , H04J3/1652 , H04L1/0041
Abstract: 纠错编码器(10)具有交织电路(31)、编码运算电路(321、322)和解交织电路(33)。交织电路(31)在标准速模式时,根据在1个系统的传输帧中以C列间隔排列的多列比特生成1个系统的编码前比特序列(IL1),在2倍速模式时,根据在2个系统中的各系统的传输帧中以C/2列间隔排列的多列比特生成编码前比特序列(IL1、IL2)。编码运算电路(321、322)对1个系统的编码前比特序列(IL1)或2个系统的编码前比特序列(IL1、IL2)实施纠错编码。
-
公开(公告)号:CN106031115B
公开(公告)日:2017-09-15
申请号:CN201580010796.1
申请日:2015-02-16
Applicant: 三菱电机株式会社
IPC: H04L27/38
CPC classification number: H04L27/3483 , H04L25/067 , H04L27/2331 , H04L27/3444 , H04L27/38
Abstract: 本发明提供抑制电路规模并且抑制似然度的精度劣化的似然度生成装置等。求出16QAM信号的似然度的似然度生成装置具有:第1似然度生成部,其根据将所述16QAM信号的16QAM信号点映射至星座图上时I轴成分和Q轴成分各自与似然度之间的关系,生成各个所述信号点的2比特的似然度;以及第2似然度生成部,其将所述16QAM信号的16QAM信号点的I轴成分和Q轴成分作为自变量,按照该信号点在用各比特可取的值对星座图进行区域划分而得到的查找表中的位置,生成该信号点的所述2比特以外的2比特的似然度。
-
公开(公告)号:CN105814799A
公开(公告)日:2016-07-27
申请号:CN201480066943.2
申请日:2014-11-07
Applicant: 三菱电机株式会社
CPC classification number: H03M13/112 , H03M13/1114 , H03M13/1122 , H03M13/1137 , H03M13/1154 , H03M13/2909 , H03M13/3977 , H03M13/658 , H03M13/6583
Abstract: 纠错解码装置具备与LDPC码的检查矩阵的列以及行分别对应地设置的列运算器(201)以及行运算器(211~213),列运算器(201)从接收序列的接收LLR(对数似然比)和行运算器(211~213)输入行LLR,计算接收序列的接收LLR与来自行运算器(211~213)的行LLR的合计值(z1),行运算器(211~213)保持在上次运算时获得的与行LLR或列LLR相关的运算结果,采用从列运算器(201)输入的合计值和所保持的运算结果来计算列LLR,根据所算出的列LLR计算行LLR,输出给列运算器(201)。
-
公开(公告)号:CN101877592B
公开(公告)日:2014-05-28
申请号:CN201010170018.8
申请日:2010-04-27
Applicant: 三菱电机株式会社
IPC: H03M13/29
CPC classification number: H03M13/2945 , H03M13/1102 , H03M13/1111 , H03M13/15 , H03M13/1515 , H03M13/152 , H03M13/23 , H03M13/27 , H03M13/2906 , H03M13/2957
Abstract: 本发明提供一种纠错装置以及纠错方法,在高质量且高速的光通信系统中,即使在产生更高的比特错误的传送路径中,通过可以抑制传送速度的上升的外码对由于内码的软判决解码而引起的大部分的残留差错进行纠错,从而避免产生差错平底。在传送对信息数据附加开销与纠错码而形成的传送帧的光通信系统中的纠错装置中,将基于至少两个纠错码的级联码或者迭代码用作外码,将用于软判决解码的纠错码用作内码。
-
公开(公告)号:CN102077471B
公开(公告)日:2014-03-12
申请号:CN200980125009.2
申请日:2009-06-26
Applicant: 三菱电机株式会社
IPC: H03M13/19
CPC classification number: H03M13/116 , H03M13/1168
Abstract: 构成为具备:循环置换矩阵设定部(12),准备内径为6以上的多个循环置换矩阵;以及准循环矩阵生成部(13),将由循环置换矩阵设定部(12)准备的多个循环置换矩阵配置在行方向和列方向上,生成准循环矩阵。
-
公开(公告)号:CN103430455A
公开(公告)日:2013-12-04
申请号:CN201280012744.4
申请日:2012-05-30
Applicant: 三菱电机株式会社
IPC: H03M13/29
CPC classification number: H03M13/29 , H03M13/1102 , H03M13/1145 , H03M13/152 , H03M13/2909 , H03M13/356
Abstract: 具备纠错编码部12,针对构成传输帧的传输区域以及冗余区域,进行使用了乘积码的编码,在通过该编码生成的乘积码帧的信息序列区域和/或奇偶校验序列区域的分配中发生过分或不足的情况下,根据由分配发生的过分或不足,将信息序列区域不均匀地分配到奇偶校验序列区域,以及/或者将奇偶校验序列区域不均匀地分配到信息序列区域。
-
-
-
-
-
-
-
-
-