-
公开(公告)号:CN1536767B
公开(公告)日:2010-04-28
申请号:CN200410002967.X
申请日:1999-12-30
Applicant: 三星电子株式会社
IPC: H03M7/00
Abstract: 一种迭代解码装置和迭代解码方法。在迭代解码装置,第一分支解码器,用于接收信息码元和第一奇偶检验码元,并通过采用第一奇偶检验码元对信息码元进行解码;交织器,与第一分支解码器相连,用于根据原始数据次序来交织第一解码后的信息码元的次序;第二分支解码器,用于接收交织器的输出和第二奇偶检验码元,并通过采用第二奇偶检验码元对交织器输出的信息码元进行解码;解交织器,用于对第二解码后的信息码元进行解交织,以便恢复信息码元的原始数据次序,其中解交织器的输出信号被反馈给用于迭代解码的第一解码器;错误检测器,用于在解码后的帧具有信息码元的原始数据次序时,检测解码后的帧中的错误;其中,检验解码后的帧数据中是否有错误,并且如果没有错误,即使没有完成预定次数的迭代,也停止迭代解码。
-
公开(公告)号:CN101079641A
公开(公告)日:2007-11-28
申请号:CN200710112072.5
申请日:2000-04-06
Applicant: 三星电子株式会社
IPC: H03M13/27
CPC classification number: H03M13/2771 , H03M13/2764
Abstract: 一种编码设备,包含:第一反馈卷积编码器,用于使用m阶本原多项式编码n个数据流;2维交织器,用于将n个数据流分段成k个数据组,并从k个数据组中读取n个数据流并交织n个数据流;以及第二反馈卷积编码器,用于使用m阶本原多项式编码来自2维交织器的交织过的数据流。该编码设备包括控制器,用于控制数据组的选择,使得2维交织器的输出不同于一特定模式,其中k是2m-1的正倍数,并且至少一个数据组具有所述特定模式。
-
-
公开(公告)号:CN1578220A
公开(公告)日:2005-02-09
申请号:CN200410057766.X
申请日:2000-07-06
Applicant: 三星电子株式会社
IPC: H04L12/00
CPC classification number: H04L1/0041 , H03M13/2957 , H03M13/2993 , H03M13/6356 , H03M13/6362 , H03M13/6513 , H03M13/6569 , H04L1/0059 , H04L1/0066 , H04L1/0069 , H04L1/08
Abstract: 一种在数据通信系统中匹配信道编码码元的速率的设备和方法。该速率匹配设备和方法可应用到使用非系统码(诸如卷积码或线性块码)和系统码(诸如快速码)中的一种或二种的数据通信系统。速率匹配设备包括多个速率匹配块,速率匹配块的数目等于信道编码器的编码速率的倒数。速率匹配设备通过改变包括输入码元数目、输出码元数目、和穿孔/重发模式确定参数的初始参数,能够速率匹配用非系统码编码的码元或用系统码编码的码元。
-
公开(公告)号:CN1536767A
公开(公告)日:2004-10-13
申请号:CN200410002967.X
申请日:1999-12-30
Applicant: 三星电子株式会社
IPC: H03M7/00
Abstract: 一种迭代解码装置和迭代解码方法。在迭代解码装置,第一分支解码器,用于接收信息码元和第一奇偶检验码元,并通过采用第一奇偶检验码元对信息码元进行解码;交织器,与第一分支解码器相连,用于根据原始数据次序来交织第一解码后的信息码元的次序;第二分支解码器,用于接收交织器的输出和第二奇偶检验码元,并通过采用第二奇偶检验码元对交织器输出的信息码元进行解码;解交织器,用于对第二解码后的信息码元进行解交织,以便恢复信息码元的原始数据次序,其中解交织器的输出信号被反馈给用于迭代解码的第一解码器;错误检测器,用于在解码后的帧具有信息码元的原始数据次序时,检测解码后的帧中的错误;其中,检验解码后的帧数据中是否有错误,并且如果没有错误,即使没有完成预定次数的迭代,也停止迭代解码。
-
-
公开(公告)号:CN1496023A
公开(公告)日:2004-05-12
申请号:CN03156666.9
申请日:1999-12-21
Applicant: 三星电子株式会社
CPC classification number: H03M13/6502 , H03M13/2764 , H03M13/2771 , H03M13/2782
Abstract: 公开了一种交织具有除2m(m>1)的倍数之外的尺寸的输入数据的方法,该方法包括,依次将输入数据存储在存储器中;将偏移值附加到输入数据尺寸中以提供具有2m(这里,m>1)尺寸的虚拟地址;定义多个其中每个都具有2m(这里,m>1)尺寸的地址生成区,和在地址生成区中生成随机地址;以及利用从地址生成区中生成的随机地址,从存储器读取输入数据。
-
公开(公告)号:CN1136663C
公开(公告)日:2004-01-28
申请号:CN00800467.6
申请日:2000-04-03
Applicant: 三星电子株式会社
IPC: H03M13/27
CPC classification number: H03M13/2771 , H03M13/2764
Abstract: 一种产生L个地址的设备,该L个地址的数目小于2m×Ng个虚拟地址,该设备用于从其中存储L个数据位的交织器存储器中读取数据,该设备包括:Ng个PN生成器,每个生成器都包括m个存储器;一地址生成器,用于将一偏移值附加到所述输入数据尺寸,以提供其尺寸为2m的倍数的虚拟地址,并利用尺寸为2m的地址生成区在该地址生成区中产生不对应于所述偏移值的地址;以及用于利用从所述地址生成区产生的地址从所述交织器存储器中读取所述输入数据的装置。
-
公开(公告)号:CN1136660C
公开(公告)日:2004-01-28
申请号:CN00800928.7
申请日:2000-05-20
Applicant: 三星电子株式会社
IPC: H03M13/00
CPC classification number: H03M13/2771 , H03M13/23 , H03M13/2703 , H03M13/271 , H03M13/2742 , H03M13/2764
Abstract: 公开了一种串行链接卷积码(SCCC)编码器及用于该编码器中的交错器和交错方法。该交错器具有带m行组和n列组的存储器,和该存储器在各个组中存储串行输入码元。该交错器随机选择m个行组之一,然后随机选择在所选行中的位置之一,最后输出存储在所选行中的所选位置上的码元,以便产生交错码元。该SCCC编码器包括用于编码来自交错器的交错码元的分编码器。该分编码器具有被编码的码的有效自由距离。当串行输入码元的数量是k时,选择存储器中的m行组和n列组,使得m×n≥k,并且m大于有效自由距离。
-
公开(公告)号:CN1359560A
公开(公告)日:2002-07-17
申请号:CN00809917.0
申请日:2000-07-13
Applicant: 三星电子株式会社
IPC: H03M13/27
CPC classification number: H03M13/2764 , H03M13/271
Abstract: 一种地址生成装置,用于对按B行和F列存储在交错器存储器中的数据进行编址,其中F不是正整数k的2k。一个行计数器响应B个时钟脉冲,当行计数器计数到B-1时输出进位信号,当输出第一行地址时输出0值,输出偏移值F与行计数器以前的输出值相加的值,并当输出进位信号时,产生计数器复位信号。B是行数。列计数器响应进位信号,以增量1增加计数值。一个映射器按照预定的排列规则,排列该列计数器的输出。一个加法器用行计数器的输出作为读地址的最高有效位(MSB),用映射器的输出作为读地址的最低有效位(LSB)来产生读地址。
-
-
-
-
-
-
-
-
-