一种VDF智能交叉装置
    31.
    实用新型

    公开(公告)号:CN207995300U

    公开(公告)日:2018-10-19

    申请号:CN201820218974.0

    申请日:2018-02-07

    Abstract: 本实用新型涉及智能配线技术领域,公开了一种VDF智能交叉装置,具体包括用户接口单元、FPGA处理单元、交叉控制单元、中继接口单元、主控单元;采用FPGA和PCM编解码技术,利用PCM编码把模拟信号转成数据信号进行处理,通过时隙交叉实现语音线路的任意交叉,无需现场作业,操作及资源数据实现自动化管理,解决了目前音频配线存在的主要是靠人工跳线,费时费力,容易出错,每次更改需要手工记录,增加错误概率,开通时间长,维护困难等问题,而且具有多路、跨机房、跨区域、快捷、实时、准确等特点,具有广泛的实用意义。

    一种IRIG‑B(AC)码授时模块
    32.
    实用新型

    公开(公告)号:CN206251060U

    公开(公告)日:2017-06-13

    申请号:CN201621292579.4

    申请日:2016-11-29

    Abstract: 本实用新型公开了一种IRIG‑B(AC)码授时模块,包括低通滤波电路、增益控制电路、信号放大电路、用于接入100kHZ激励信号的第一信号输入端口、用于接入1KHz激励信号的第二信号输入端口和用于接入IRIG‑B(DC)码的第三信号输入端口,第一信号输入端口与低通滤波电路的第一输入端连接,第二信号输入端口与低通滤波电路的第二输入端连接,低通滤波电路的输出端与增益控制电路的第一输入端连接,第三信号输入端口与增益控制电路的第二输入端连接,增益控制电路的输出端与信号放大电路的输入端连接。本实用新型结构优良,原理简单,较容易实现,能够满足授时精度要求,可广泛应用于各种授时领域中。

Patent Agency Ranking