实现高速加密处理的设备、方法和存储媒体

    公开(公告)号:CN1241751A

    公开(公告)日:2000-01-19

    申请号:CN99108013.0

    申请日:1999-04-27

    CPC classification number: H04L9/002 H04L9/0625 H04L2209/12 H04L2209/24

    Abstract: 提供一个加密处理设备,利用替换表数据加密地处理输入数据以便产生输出数据。一个存储单元存储(2^N)组替换数据,每组替换数据具有预定个数的比特,此处N是一个不小于2的整数。一个划分单元于将(N*M)比特长的输入数据分成M组N比特子数据,此处M是一个不小于2的整数。一个替换单元接收一个输入,它是下面任意之一:M组N比特子数据;和通过在M组N比特子数据上执行合并处理产生的至少一组N比特输入合并数据,对于N个输入比特的每个在存储单元中指定(2^N)组替换数据之一,并且输出对于每个N输入比特指定的该组替换数据。一个固定变换执行单元在从该替换单元输出的至少一组替换数据上执行多个不同的固定变换,以便产生M组变换的数据,每个变换的数据具有预定个数的比特。一个输出数据产生单元根据由固定变换执行装置产生的M组变换的数据产生(N*M)比特长的输出数据。

    加密处理装置、数据变换方法和集成电路

    公开(公告)号:CN101479774B

    公开(公告)日:2010-12-08

    申请号:CN200780023520.2

    申请日:2007-06-19

    CPC classification number: H04L9/0618 H04L2209/122 H04L2209/24

    Abstract: 本发明提供一种加密处理装置,与使用代替表的现有技术相比可减小硬件的门规模,同时实现高扰乱性。加密装置具有的数据变换部将256比特的输入数据分割为32比特的各块数据A1、B1、A2、B2,第1融合部(43)进行A1和B1、A2和B2的异或运算,第1扰乱部(44)将A1、A2、异或运算的结果(C1、C2)分别分支为3个,并循环移位其中2个块数据后融合所有块数据,第2融合部(45)对作为基于第1扰乱部(44)的处理结果的D1和E2、E1和D2进行异或运算,块结合部(46)结合第2融合部(45)的运算结果,第2扰乱部(47)将结合后的数据分支为3路,并循环移位其中2个块数据后融合所有块数据。

    内容使用设备及记录介质
    40.
    发明授权

    公开(公告)号:CN1985319B

    公开(公告)日:2010-08-04

    申请号:CN200580014812.0

    申请日:2005-03-01

    CPC classification number: G11B20/00086 G11B27/105

    Abstract: 提供了可以通过根据协议信息避免输出不允许使用的内容来恰当地使用内容的内容重放设备。重放控制单元102从重放路径信息表210的重放控制信息中提取出内容名,并向版权管理单元108查询提取的内容名所标识的内容是否可以播放。如果该内容被判断为不可播放,重放控制单元102从重放控制信息中提取可替换的重放号,并从重放号与可替换重放号相匹配的重放控制信息中提取出内容名。然后,重放控制单元102命令解密单元103和重放单元107对提取的内容名标识的加密内容进行解密和重放。

Patent Agency Ranking