基准频率生成电路、半导体集成电路及电子设备

    公开(公告)号:CN102959861A

    公开(公告)日:2013-03-06

    申请号:CN201180029964.3

    申请日:2011-03-25

    CPC classification number: H03L7/00 H03K4/501

    Abstract: 本发明公开了一种基准频率生成电路、半导体集成电路及电子设备。振荡电路(11)对基准时钟(CKa、CKb)的信号电平的跃迁进行响应,互补地增减振荡信号(OSCa、OSCb)的信号电平。振荡控制电路(12)对振荡信号(OSCa、OSCb)的信号电平和比较电压(VR)进行比较,根据比较结果使基准时钟(CKa、CKb)的信号电平跃迁。参考控制电路(14)增减比较电压(VR),使得与振荡信号(OSCa、OSCb)各自的振幅成正比的中间信号(Sp)的信号电平与基准电压(Vref)之差减小。基准电压控制电路(13)根据参考时钟(CKref)与基准时钟(CKa)之间的频率差增减基准电压(Vref)。

    逐次比较型AD转换器、移动体无线装置

    公开(公告)号:CN102792594A

    公开(公告)日:2012-11-21

    申请号:CN201080065227.4

    申请日:2010-09-14

    CPC classification number: H03M1/0682 H03M1/466

    Abstract: 一种逐次比较型AD转换器、移动体无线装置。在采样期间,采样开关(SWp、SWn)分别在采样节点(Nsp、Nsn)处采样模拟信号(Vinp、Vinn)。在采样期间,控制部(103)控制供给切换部(100p、100n),使得向上行电容(15up~11up、15un~11un)提供接地电压(Vss),并向下行电压(15dp~11dp、15dn~11dn)提供电源电压(Vdd)。另外,控制部(103)在与除了最低比特位值(D0)的比特值(D5~D1)分别对应的比特决定期间的各期间,根据比较器(102)的比较结果控制供给切换部(100p、100n),以使模拟电压(Vp,Vn)相互渐进。

    耦合式环形振荡器及其布置方法

    公开(公告)号:CN101151803B

    公开(公告)日:2012-06-27

    申请号:CN200680009968.4

    申请日:2006-05-25

    CPC classification number: H03K3/0315

    Abstract: 一种耦合式环形振荡器包括:n个环形振荡器(20),每个环形振荡器都包括m个反相器电路(10);以及相位耦合环路(40),在该环路中m×n个相位耦合电路(30)彼此连接而形成环路,每个相位耦合电路以某一相位模式耦合两点的信号相位。反相器电路(10)彼此连接的连接点和相位耦合电路(30)彼此连接的连接点双射连接;以及每个反相器电路(10)都连接在以某一比率将相位耦合电路(30)分成两部分的两点之间。

    流水线型AD转换器
    34.
    发明公开

    公开(公告)号:CN101779375A

    公开(公告)日:2010-07-14

    申请号:CN200880103170.5

    申请日:2008-08-21

    CPC classification number: H03M1/0678 H03M1/0695 H03M1/44

    Abstract: 本发明提供一种流水线型AD转换器。该流水线型AD转换器(1)具有多个转换级(11、11、…)。在各转换级中,模拟/数字转换电路(101)将来自前一级的输入电压(Vin)转换为数字码(Dout)。数字/模拟转换电路(102)将由模拟/数字转换电路得到的数字码转换为中间电压(Vda)。电荷计算电路(103)具有:电容部(C1、C2),对输入电压进行采样;放大部(104),对由电容部采样的输入电压与由所述数字/模拟转换电路所得到的中间电压的混合电压进行放大。放大部(104)包括彼此具有相同的结构并且彼此并联连接的多个运算放大器(amp1、amp1、…)。

    耦合式环形振荡器及其布置方法

    公开(公告)号:CN101151803A

    公开(公告)日:2008-03-26

    申请号:CN200680009968.4

    申请日:2006-05-25

    CPC classification number: H03K3/0315

    Abstract: 一种耦合式环形振荡器包括:n个环形振荡器(20),每个环形振荡器都包括m个反相器电路(10);以及相位耦合环路(40),在该环路中m×n个相位耦合电路(30)彼此连接而形成环路,每个相位耦合电路以某一相位模式耦合两点的信号相位。反相器电路(10)彼此连接的连接点和相位耦合电路(30)彼此连接的连接点双射连接;以及每个反相器电路(10)都连接在以某一比率将相位耦合电路(30)分成两部分的两点之间。

    过取样数字/模拟变换器
    40.
    发明授权

    公开(公告)号:CN1128502C

    公开(公告)日:2003-11-19

    申请号:CN95109698.2

    申请日:1995-07-31

    CPC classification number: H03M3/376 H03M3/50

    Abstract: 在内插型调制部中,来自1位量子化器并在1个时钟脉冲中只±1变化的信号被作为移位方向控制信号。此信号加到双向移位寄存器,并按照其值将数据移位到前段侧或后段侧。其输出作为控制信号加到电阻阶梯型数/模变换器,该变换器输出与上述控制信号所选择的开关对应的模拟电位,因而,即使在各位间产生延迟差,也只是成为相邻开关的二重选择,并输出连续地变化。所以能提供无一闪信号,精度和成品率都高的电阻阶梯型的过取样数/模变换器。

Patent Agency Ranking