多核处理器系统及控制方法

    公开(公告)号:CN102804149B

    公开(公告)日:2016-01-13

    申请号:CN201080065475.9

    申请日:2010-03-18

    Abstract: CPU(S#1)~CPU(L#2)通过取得部(304)取得各个CPU访问共享存储器(203)的访问速度的实测值。接下来,CPU(S#1)~CPU(L#2)通过响应性能计算部(305),根据访问速度的实测值与CPU的访问速度的理论值,按各个CPU来计算CPU的响应性能。CPU(L#3)通过访问比率计算部(310),按照某个CPU的访问权的比率大于比某个CPU的响应性能高的CPU的访问权的比率的方式来计算多个CPU访问共享存储器(203)的访问权的比率。CPU(L#3)通过通知部(311)向仲裁电路(204)通知计算出的访问权的比率。

    多核处理器系统、中断程序、以及中断方法

    公开(公告)号:CN102754080B

    公开(公告)日:2015-05-13

    申请号:CN201080063240.6

    申请日:2010-02-23

    CPC classification number: G06F9/485 G06F9/526 Y02D10/24

    Abstract: 当在应用(A)中检测出排他开始事件时,向线程(B)通知中断信号(排他开始)。当接收到排他开始事件的通知时,通过使线程(B)避让来释放从CPU(102)。由于在线程队列中存在线程(Y),从CPU(102)被分配线程(Y)。由此,在从CPU(102)中,执行线程(Y)。当线程(Y)结束时,线程队列是空的,因此转移到低功率模式。之后,当在应用(A)中检测出排他结束事件时,从应用(A)向从CPU(102)通知中断信号(排他结束)。在从CPU(102)中,当接收到排他结束事件的通知时,在从CPU(102)中恢复线程(B)。由此,能够从使线程(B)避让的位置再次执行。

    多核处理器系统
    37.
    发明公开

    公开(公告)号:CN103493022A

    公开(公告)日:2014-01-01

    申请号:CN201180069869.6

    申请日:2011-03-28

    Abstract: 本发明提供一种多核处理器系统。在混搭了高可靠应用(112)和低可靠应用(111)的状态下运用多核处理器系统(100)。多核处理器系统(100)处于CPU(#1)执行低可靠应用(111)并且CPU(#2)执行高可靠应用(112)的状态。存储器保护控制器(106#2)访问用户区域(121)内的高可靠应用存储器区域(123),并且访问保护区域(124)内的高可靠应用存储器区域(125)。在由于低可靠应用(111)进行不正确写入而破坏了高可靠应用存储器区域(123)的数据的情况下,CPU(#2)通过向高可靠应用存储器区域(123)复制高可靠应用存储器区域(125)的数据来复原数据。

    控制程序、控制装置、以及控制方法

    公开(公告)号:CN103329101A

    公开(公告)日:2013-09-25

    申请号:CN201080068494.7

    申请日:2010-08-05

    Abstract: 本发明涉及控制程序、控制装置、以及控制方法。在终端#0执行动态图像压缩处理与动态图像拍摄处理时,终端#0的OS执行:(1)对终端#0的电池余量进行检查,若检测出该电池余量变为阈值以下,则执行:(2)使动态图像压缩处理的执行停止。终端#0的OS执行:(3)向可与终端#0进行无线通信的终端#1发送动态图像压缩处理的识别信息。终端#1的OS基于动态图像压缩处理的识别信息从存储器检索动态图像压缩处理的代码。由于存储器中不存在动态图像压缩处理的代码,所以终端#1的OS执行:(4)将动态图像压缩处理的代码与动态图像压缩处理的执行结果的发送请求发送给终端#0。若终端#0的OS接收到动态图像压缩处理的代码与动态图像压缩处理的执行结果的发送请求,则执行:(5)将动态图像压缩处理的代码与动态图像压缩处理的执行结果发送给终端#1。若终端#1的OS接收到动态图像压缩处理的代码与动态图像压缩处理的执行结果,则执行:(7)执行动态图像压缩处理。

    数据传输装置以及数据传输方法

    公开(公告)号:CN102812447A

    公开(公告)日:2012-12-05

    申请号:CN201080065625.6

    申请日:2010-03-24

    CPC classification number: G06F13/28

    Abstract: 本发明涉及数据传输装置以及数据传输方法,将通过处理器生成的数据存储于存储部,通过传输部从存储部向处理部突发传输该数据,预先在数据传输装置基于处理器访问存储部时的访问性能设定突发宽度的规定值、与处理部进行数据处理所需要的时间相关的信息。在数据传输装置中传输部进行数据传输时,基于与处理部进行数据处理所需要的时间相关的信息计算数据传输所允许的时间,将突发宽度决定为在突发宽度的规定值以上,且在允许的时间内数据的传输能够结束的范围内尽量接近突发宽度的规定值。

Patent Agency Ranking