显示装置
    31.
    发明公开

    公开(公告)号:CN114142237A

    公开(公告)日:2022-03-04

    申请号:CN202111338562.3

    申请日:2021-11-12

    Inventor: 郭家玮 洪敬榔

    Abstract: 本发明公开一种显示装置,包括:基板、多组超表面结构组、多个显示元件以及可见光吸收层。超表面结构组位于基板上,且具有多个开口,其中各超表面结构组包括多个超表面结构。显示元件分别位于开口中。可见光吸收层覆盖超表面结构。

    主动相位阵列
    32.
    发明公开
    主动相位阵列 审中-实审

    公开(公告)号:CN113851859A

    公开(公告)日:2021-12-28

    申请号:CN202111129001.2

    申请日:2021-09-26

    Inventor: 郭家玮 廖宜扬

    Abstract: 一种主动相位阵列,包括多个天线、多个移相器及多个滤波器。移相器个别与天线的对应一者耦接。滤波器共同与信号馈入线路耦接且个别与移相器的对应一者耦接。各个滤波器包括滤波电容及滤波电阻。滤波电容耦接于第一节点与第二节点之间,且具有电容值。滤波电阻耦接于第二节点与第三节点之间,且具有电阻值。第一节点耦接信号馈入线路及接地端的其中之一,第二节点耦接移相器的对应一者,第三节点耦接信号馈入线路及接地端的其中另一,并且电容值及电阻值中至少一者为可调的。

    非矩形显示装置
    34.
    发明授权

    公开(公告)号:CN109671733B

    公开(公告)日:2021-03-30

    申请号:CN201811583188.1

    申请日:2018-12-24

    Abstract: 本发明实施例的非矩形显示装置包括基板、多个第一子像素、多个第二子像素以及多个第一连接电极。基板具有第一显示区以及位于第一显示区周围的第二显示区。第一与第二显示区构成非矩形显示区。第一子像素设置于第一显示区中。第一子像素沿第一方向与第二方向阵列排列。各第一子像素包括第一发光二极管与第一电极,且第一发光二极管的第一端与第一电极电性连接。第二子像素设置于第二显示区中,且各别包括第二发光二极管。第一连接电极电性连接第二子像素的第二发光二极管的第一端与相邻于第二子像素的第一子像素的第一电极。

    像素驱动电路
    35.
    发明授权

    公开(公告)号:CN107170421B

    公开(公告)日:2019-05-21

    申请号:CN201710579269.3

    申请日:2017-07-17

    Abstract: 像素驱动电路包含驱动单元、第一晶体管以及第二晶体管。驱动单元两端分别耦接至工作电压以及液晶电容。第一晶体管两端分别耦接至工作电压以及驱动单元的控制端。第二晶体管的第一端接收数据信号,第二晶体管的控制端接收第一扫描信号,第二晶体管的第二端耦接至第一晶体管的控制端。当第一扫描信号导通第二晶体管时,第二晶体管将数据信号输出至第一晶体管,第一晶体管导通基于工作电压将驱动单元的控制端设定为第一电压位准,通过第一晶体管的漏电流将驱动单元的控制端设定由第一电压位准提升至第二电压位准。

    非矩形显示装置
    36.
    发明公开

    公开(公告)号:CN109671733A

    公开(公告)日:2019-04-23

    申请号:CN201811583188.1

    申请日:2018-12-24

    Abstract: 本发明实施例的非矩形显示装置包括基板、多个第一子像素、多个第二子像素以及多个第一连接电极。基板具有第一显示区以及位于第一显示区周围的第二显示区。第一与第二显示区构成非矩形显示区。第一子像素设置于第一显示区中。第一子像素沿第一方向与第二方向阵列排列。各第一子像素包括第一发光二极管与第一电极,且第一发光二极管的第一端与第一电极电性连接。第二子像素设置于第二显示区中,且各别包括第二发光二极管。第一连接电极电性连接第二子像素的第二发光二极管的第一端与相邻于第二子像素的第一子像素的第一电极。

    显示面板及其像素的驱动方法

    公开(公告)号:CN107481662A

    公开(公告)日:2017-12-15

    申请号:CN201710724699.X

    申请日:2017-08-22

    Abstract: 本发明公开了一种显示面板及其像素的驱动方法。显示面板包括一像素阵列,并且像素阵列具有多个像素。各像素包括一发光二极管、一定电流源及一时间控制单元。发光二极管接收一第一系统电压。定电流源提供一定电流。时间控制单元与发光二极管及定电流源串联耦接,且具有一第一电容以储存一参考电压与一数据电压的一电压差。时间控制单元依据电压差决定提供定电流至发光二极管的一提供时间。

    像素电路以及显示装置
    40.
    发明公开

    公开(公告)号:CN105005167A

    公开(公告)日:2015-10-28

    申请号:CN201510547082.6

    申请日:2015-08-31

    CPC classification number: G02F1/136286 G02F1/136213 G09G3/36

    Abstract: 本发明的像素电路包括第一晶体管、第二晶体管、第三晶体管、第一电容以及液晶电容。第一晶体管的控制端接收扫描信号,第一晶体管的第一端接收第一数据信号。第一电容的第一端电耦接于第一晶体管的第二端,第一电容的第二端接收参考电位。第二晶体管的控制端电耦接于第一电容的第一端,第二晶体管的第一端接收电源。液晶电容的第一端电耦接第二晶体管的第二端。第三晶体管的控制端接收重置信号,第三晶体管的第一端电耦接于液晶电容的第一端,第三晶体管的第二端接收参考电位。

Patent Agency Ranking