-
公开(公告)号:CN111199827A
公开(公告)日:2020-05-26
申请号:CN201910440457.7
申请日:2019-05-24
Applicant: 三星电机株式会社
Abstract: 本发明提供一种电容器组件以及制造该电容器组件的方法,制造该电容器组件的方法包括:制备层叠结构,所述层叠结构中层叠有多个陶瓷片,每个陶瓷片上形成有内电极图案;将辅助构件附着到所述层叠结构的上表面和下表面;将附着有所述辅助构件的所述层叠结构设置在下模具上并压制所述层叠结构,所述下模具上设置有用于阻挡所述层叠结构的长度方向部分和宽度方向部分的夹具。所述陶瓷片的厚度为0.6μm或更小,并且所述辅助构件的弹性大于所述下模具的弹性。
-
公开(公告)号:CN110858516A
公开(公告)日:2020-03-03
申请号:CN201811432108.2
申请日:2018-11-28
Applicant: 三星电机株式会社
Abstract: 本发明提供一种多层陶瓷电子组件及制造该多层陶瓷电子组件的方法。所述制造多层陶瓷电子组件的方法包括:制备陶瓷生片;通过在所述陶瓷生片上涂覆包括导电粉末的用于内电极的膏体来形成内电极图案,所述导电粉末基于所述导电粉末的总重量包括总和为1wt%至20wt%的钨(W)、钼(Mo)、铬(Cr)和钴(Co)中的一种或更多种,并且包括锡(Sn);通过堆叠其上形成有所述内电极图案的陶瓷生片形成陶瓷多层结构;以及通过烧结所述陶瓷多层结构形成包括介电层和内电极的主体。
-
-
公开(公告)号:CN114023563B
公开(公告)日:2024-05-14
申请号:CN202111351910.0
申请日:2020-02-04
Applicant: 三星电机株式会社
Abstract: 本发明提供一种多层陶瓷电子组件,所述多层陶瓷电子组件包括:陶瓷主体,包括设置为彼此面对的第一内电极和第二内电极以及介于所述第一内电极和所述第二内电极之间的介电层。当所述介电层的平均厚度表示为“td”,所述第一内电极和所述第二内电极的平均厚度表示为“te”,并且在内电极的预定区域中的多个点处测量的内电极的厚度的标准偏差表示为“σte”时,所述内电极的厚度的标准偏差与所述介电层的平均厚度的比表示为“σte/td”,“σte/td”满足0.12≤σte/td≤0.21。
-
公开(公告)号:CN115458329B
公开(公告)日:2024-04-05
申请号:CN202211097245.1
申请日:2018-11-28
Applicant: 三星电机株式会社
Abstract: 本发明提供一种多层陶瓷电子组件及制造该多层陶瓷电子组件的方法。所述制造多层陶瓷电子组件的方法包括:制备陶瓷生片;通过在所述陶瓷生片上涂覆包括导电粉末的用于内电极的膏体来形成内电极图案,所述导电粉末基于所述导电粉末的总重量包括总和为1wt%至20wt%的钨(W)、钼(Mo)、铬(Cr)和钴(Co)中的一种或更多种,并且包括锡(Sn);通过堆叠其上形成有所述内电极图案的陶瓷生片形成陶瓷多层结构;以及通过烧结所述陶瓷多层结构形成包括介电层和内电极的主体。
-
-
公开(公告)号:CN116417246A
公开(公告)日:2023-07-11
申请号:CN202210997052.5
申请日:2022-08-19
Applicant: 三星电机株式会社
Abstract: 本公开提供一种多层电子组件。所述多层电子组件包括:主体,包括多个介电层以及在第一方向上交替设置的第一内电极和第二内电极,其中,所述第一内电极包括多个第一导体部和多个第一断开部,并且所述第一内电极的端部的连通度的平均值为60%或更大。根据本公开的多层电子组件可控制内电极的端部的连通度,从而抑制内电极之间的短路的发生、电容减小或击穿电压降低。
-
公开(公告)号:CN115394555A
公开(公告)日:2022-11-25
申请号:CN202210578539.X
申请日:2022-05-25
Applicant: 三星电机株式会社
Abstract: 本公开提供一种多层电子组件。所述多层电子组件包括主体以及外电极,所述主体包括在第一方向上与介电层交替设置的内电极并且所述内电极包括多个导体部和多个断开部,所述外电极设置在所述主体上,其中,所述内电极的端部的连通度的平均值大于或等于60%,其中,基于所述主体的在第一方向‑第二方向上的截面,E1是从所述多个导体部中的各自具有大于或等于80nm的厚度和长度的导体部中的最靠近所述外电极的导体部至从所述内电极的外端朝向所述内电极的内侧的10μm的点的区域,且所述内电极的端部的连通度是所述内电极的由E1区域中的多个导体部占据的长度相对于E1区域的长度的比率。
-
公开(公告)号:CN115394553A
公开(公告)日:2022-11-25
申请号:CN202210562894.8
申请日:2022-05-23
Applicant: 三星电机株式会社
Abstract: 本公开提供了一种多层电子组件及其制造方法。所述多层电子组件包括:主体,包括电容形成部和盖部,所述电容形成部包括在第一方向上与多个介电层交替设置的多个内电极,所述盖部设置在所述电容形成部在所述第一方向上的相对的表面上,在所述电容形成部的中央区域中的亮度强度为所述盖部中的一个盖部的亮度强度的平均值的大于或等于110%且小于或等于126%的区域的面积相对于所述中央区域的面积的比率是7.2%(面积)或更小。其中,通过控制由电容形成部中的亮度强度为盖部的亮度强度的平均值的大于或等于110%且小于或等于126%的区域所占据的面积分数,可抑制内电极之间短路、电容减小、击穿电压减小等。
-
公开(公告)号:CN110797189B
公开(公告)日:2022-09-13
申请号:CN201811406535.3
申请日:2018-11-23
Applicant: 三星电机株式会社
Abstract: 本发明提供一种多层陶瓷电容器。所述多层陶瓷电容器包括:陶瓷主体,具有彼此面对的第一内电极和第二内电极,且介电层介于所述第一内电极和所述第二内电极之间。第一外电极和第二外电极位于所述陶瓷主体的外表面上,并分别电连接到所述第一内电极和所述第二内电极。所述介电层包括介电晶粒,每个所述介电晶粒包括其中不存在镝(Dy)的第一区域和围绕所述第一区域的第二区域。相邻的两个介电晶粒的所述第一区域(其中不存在镝(Dy))的边界之间的最短距离为“L”,距所述边界之间的中点±0.2L内的区域中的镝(Dy)的浓度小于所述第二区域中的镝(Dy)的浓度。
-
-
-
-
-
-
-
-
-